首頁(yè) > 評(píng)測(cè) > 跨界小王子——Altera 10M08 Evaluation Kit評(píng)測(cè)

跨界小王子——Altera 10M08 Evaluation Kit評(píng)測(cè)

MAX10   Altera   FPGA   CPLD   Quartus   可編程邏輯   
  • 作者:小淘氣
  • 來(lái)源:21ic
  • [導(dǎo)讀]
  • 隨著技術(shù)的不斷進(jìn)步,可編程邏輯器件的學(xué)習(xí)和應(yīng)用變得容易,因?yàn)榭删幊唐骷撵`活性和優(yōu)異的性能使得此類(lèi)器件也得到了越來(lái)越廣泛的應(yīng)用,并預(yù)示以后將會(huì)有更好的發(fā)展和得到更多的應(yīng)用,今后的發(fā)展可編程邏輯器件將與MCU,CPU,MPU配合使用,發(fā)揮出更高的性能,在去年Intel花了167億美元收購(gòu)Altera就是很好的例子,今天小編拿到了一款A(yù)ltera的跨界FPGA,接下來(lái)我們就介紹一下這款FPGA MAX10。

一. 前言

隨著技術(shù)的不斷進(jìn)步,可編程邏輯器件的學(xué)習(xí)和應(yīng)用變得容易,因?yàn)榭删幊唐骷撵`活性和優(yōu)異的性能使得此類(lèi)器件也得到了越來(lái)越廣泛的應(yīng)用,并預(yù)示以后將會(huì)有更好的發(fā)展和得到更多的應(yīng)用,今后的發(fā)展可編程邏輯器件將與MCU,CPU,MPU配合使用,發(fā)揮出更高的性能,在去年Intel花了167億美元收購(gòu)Altera就是很好的例子,今天小編拿到了一款A(yù)ltera的跨界FPGA,接下來(lái)我們就介紹一下這款FPGA MAX10。

二. 定位

MAX 10 FPGA 是低成本、瞬時(shí)接通、小外形封裝可編程邏輯器件,采用了先進(jìn)的工藝,是革命性的非易失集成產(chǎn)品。通過(guò)提供瞬時(shí)接通的雙配置和模擬到數(shù)字轉(zhuǎn)換器 (ADC),在成熟可靠的 FPGA 功能中集成新特性,MAX 10 FPGA 針對(duì)多種大批量低成本應(yīng)用進(jìn)行了優(yōu)化。

為什么說(shuō)MAX 10 是跨界產(chǎn)品呢,因?yàn)樵贏(yíng)ltera的產(chǎn)品系列中最初的MAX系列產(chǎn)品是屬于CPLD的范疇,CPLD與FPGA明顯的區(qū)別就是CPLD是基于宏單元,F(xiàn)PGA是基于查找表的,再有就是CPLD具有片內(nèi)非易失性存儲(chǔ)器,而FPGA卻沒(méi)有。然而MAX具有片內(nèi)非易失性存儲(chǔ)器,但是它確實(shí)基于查找表的器件,MAX10具有CPLD和FPGA的雙重特性,所以說(shuō)它是一款跨界產(chǎn)品。

在A(yíng)ltera的官方網(wǎng)站上,CPLD和FPGA的產(chǎn)品列表中都包含了MAX10系列產(chǎn)品:

下圖為Altera的CPLD產(chǎn)品

1.jpg

下圖為Altera的FPGA產(chǎn)品

2.jpg

接下來(lái)我們就一睹這塊MAX10開(kāi)發(fā)板的芳容

三. 開(kāi)箱

MAX 10 FPGA Evaluation Kit 采用的簡(jiǎn)單的塑料包裝(吸塑泡殼)如下圖:

3.jpg

包裝中附帶了一根USB Type A 公頭—Mini USB公頭數(shù)據(jù)線(xiàn),和四個(gè)腳墊,如下圖:

4.jpg

包裝上顯示該套件是Made in Taiwan

接下來(lái)詳細(xì)看看這個(gè)腳墊,如下圖:

5.jpg

撕下牛皮紙就漏出雙面膠,可以貼在板子的四角,腳墊還有一定的彈性,可謂是貼心的設(shè)計(jì)。

接下來(lái)是USB數(shù)據(jù)線(xiàn)

6.jpg

包裝中的紙板上注明了開(kāi)發(fā)套件的使用步驟,如下圖:

7.jpg

包裝比較簡(jiǎn)單,接下來(lái)我們介紹一下板子的功能。

四. 產(chǎn)品功能

首先我們介紹一下MAX 10的主要特性

  • 1. 瞬時(shí)接通——MAX 10 FPGA是系統(tǒng)電路板上第一個(gè)開(kāi)始工作的器件,控制高密度FPGA、ASIC、ASSP和處理器等其他組件的啟動(dòng)。
  • 2. 雙配置閃存——一個(gè)管芯閃存支持雙配置,實(shí)現(xiàn)數(shù)千次重新編程真正的失效安全更新。
  • 3. 模擬模塊——集成模擬模塊和ADC以及溫度傳感器,非常靈活的采樣排序功能,縮短了延時(shí),減小了電路板面積。
  • 4. DSP模塊——作為第一款非易失具有DSP的FPGA,MAX 10 FPGA非常適合使用集成18x18乘法器的高性能、高精度應(yīng)用。
  • 5. DDR3外部存儲(chǔ)器接口——MAX 10 FPGA通過(guò)軟核知識(shí)產(chǎn)權(quán)(IP)存儲(chǔ)控制器支持DDR3 SDRAM和LPDDR2接口,適合視頻、數(shù)據(jù)通路和嵌入式應(yīng)用。
  • 6. 用戶(hù)閃存——具有736 KB管芯用戶(hù)閃存代碼存儲(chǔ)功能,MAX 10 FPGA支持先進(jìn)的單芯片Nios II嵌入式應(yīng)用。用戶(hù)閃存容量取決于配置選擇。
  • 7. 雙配置閃存——一個(gè)管芯閃存支持雙配置,實(shí)現(xiàn)數(shù)千次重新編程真正的失效安全更新。

另外MAX 10 還有更多特性,詳見(jiàn)下圖:

8.jpg

上圖中的特性包含了各種各樣的應(yīng)用。

下圖是官方給出的芯片內(nèi)部資源劃分圖:

9.jpg

MAX 10 現(xiàn)在有7條產(chǎn)品線(xiàn),如下圖:

10.jpg

這7條產(chǎn)品線(xiàn)是以L(fǎng)E的數(shù)量來(lái)劃分的,并且每條產(chǎn)品線(xiàn)中的特性也是比較全面的。一般不會(huì)因?yàn)檫x擇了不同的產(chǎn)品系列而犧牲部分功能特性。

寫(xiě)下來(lái)我們?cè)僬f(shuō)是今天拿到的套件

MAX 10 FPGA Evaluation Kit 主要特性包括:

1. 核心器件MAX10 FPGA 10M08SAE144C8GES,單電源供電,144引腳

2. Enpirion EP5388QI PowerSoC:800 mA、DC-DC 降壓轉(zhuǎn)換、帶有集成電感

3. 50MHz晶振

4. 10 pin JTAG

  • 本文系21ic原創(chuàng),未經(jīng)許可禁止轉(zhuǎn)載!

網(wǎng)友評(píng)論

  • 聯(lián)系人:巧克力娃娃
  • 郵箱:board@21ic.com
  • 我要投稿
  • 歡迎入駐,開(kāi)放投稿

熱門(mén)標(biāo)簽
項(xiàng)目外包 more+