盡管工程設(shè)計人員知道,一個完美的設(shè)計方案是避免問題出現(xiàn)的最佳方式,不過這仍是一種既浪費(fèi)時間又浪費(fèi)金錢,同時治標(biāo)不治本的方法。比如,如果在電磁兼容性(EMC)測試階段發(fā)現(xiàn)問題,將會造成大量的成本投入,甚至需要對最初的設(shè)計方案進(jìn)行調(diào)整和重新制作,這將耗費(fèi)數(shù)月的時間。
進(jìn)行印刷電路板(PCB)設(shè)計是指通過設(shè)計原理圖紙,進(jìn)行線路布局,以盡可能低的成本生產(chǎn)電路板。過去,這通常需要借助于價格昂貴的專用工具才能完成,但是現(xiàn)在,隨著免費(fèi)的高性能軟件工具——例如DesignSpark PCB——以及設(shè)計模型的日益普及,大大加快了電路板設(shè)計人員的設(shè)計速度。