在平時(shí)測(cè)試硬件電路的時(shí)候,經(jīng)常會(huì)遇到一些容易忽視又不容易覺察的問(wèn)題,但是我們又必須正視這些問(wèn)題的存在,并想方設(shè)法減弱或者消除這些問(wèn)題,這里稱之為硬件電路測(cè)量中的陷阱。 測(cè)試儀器和儀
為什么經(jīng)驗(yàn)老道的工程師都要在測(cè)試前調(diào)整一下探頭的檔位呢?不同檔位除了輸入阻抗、帶寬、上升時(shí)間等不同之外,還有個(gè)很重要的參數(shù)是輸入電容,它對(duì)于被測(cè)信號(hào)究竟有多大的
在數(shù)字系統(tǒng)的時(shí)序狀態(tài)分析中,最理想的分析儀器即為邏輯分析儀(Logic analyzer)。工程師在使用邏輯分析儀來(lái)量測(cè)系統(tǒng)訊號(hào)時(shí),時(shí)常會(huì)遇到所量測(cè)到的數(shù)據(jù)不 對(duì),這就要注意有可能是選用的邏輯分析儀