本文章著重介紹了在高速數(shù)字電路中電阻元件、電容元件、電感元件、鐵氧體元件的特性與應用,高速數(shù)字電路的PDN設計,高速數(shù)字電路的去耦電路設計,F(xiàn)PGA的PDN設計。
提出基于ADSP-TS101的信號處理系統(tǒng),引入信號完整性分析,通過對數(shù)?;旌喜糠?,高密度(HD)電路及系統(tǒng)時鐘的設計,從布局、布線等方面研究了高速數(shù)字電路硬件設計的幾個關鍵技術,較好地解決了系統(tǒng)中主處理器在較高工作頻率下穩(wěn)定工作的問題,提高了系統(tǒng)性能。通過仿真結果基本達到設計要求
提出基于ADSP-TS101的信號處理系統(tǒng),引入信號完整性分析,通過對數(shù)?;旌喜糠郑呙芏?HD)電路及系統(tǒng)時鐘的設計,從布局、布線等方面研究了高速數(shù)字電路硬件設計的幾個關鍵技術,較好地解決了系統(tǒng)中主處理器在較高工作頻率下穩(wěn)定工作的問題,提高了系統(tǒng)性能。通過仿真結果基本達到設計要求