在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗問題困擾著許多中國工程師。本文通過簡單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計(jì)算和測量方法。
問: 什么是EMI?與EMS及EMC有何區(qū)別?答: 在電氣干擾領(lǐng)域有許多英文縮寫。這里所提EMI(Electro Magnetic Interference)直譯是電磁干擾。這是合成詞,我們應(yīng)該分別考慮&ldq
21ic訊 Analog Devices, Inc. 全球領(lǐng)先的高性能信號處理解決方案供應(yīng)商,今天發(fā)布了一款基于FPGA的參考設(shè)計(jì) 及配套軟件和HDL代碼,該參考設(shè)計(jì)可降低集成JESD204B兼容轉(zhuǎn)換器的高速系統(tǒng)的設(shè)計(jì)風(fēng)險(xiǎn)。該軟件為JESD204B
全球最大的高速PCB設(shè)計(jì)公司一博科技,將在明年的IIC China深圳展會(huì)上和大家分享高速PCB設(shè)計(jì)流程 —— 設(shè)計(jì)和仿真緊密結(jié)合,通過前仿真得到電路設(shè)計(jì)的約束規(guī)則,并在此約束下進(jìn)行PCB的布局布線,同步進(jìn)行的后仿真驗(yàn)證
全球最大的高速PCB設(shè)計(jì)公司一博科技,將在明年的IIC China深圳展會(huì)上和大家分享高速PCB設(shè)計(jì)流程 —— 設(shè)計(jì)和仿真緊密結(jié)合,通過前仿真得到電路設(shè)計(jì)的約束規(guī)則,并在此約束下進(jìn)行PCB的布局布線,同步進(jìn)行的后仿真驗(yàn)證
芯片工藝的提升、供電電壓不斷降低、設(shè)計(jì)周期越來越短、成本要求日益嚴(yán)苛以及新技術(shù)的層出不窮,給高速電路設(shè)計(jì)帶來了嚴(yán)峻的挑戰(zhàn)。一博科技(EDADOC)公司舉辦的“高速電路設(shè)計(jì)的挑戰(zhàn)及仿真解決方案”研討
日前,Altium Limited 今天宣布,對其 Altium Designer 統(tǒng)一電子開發(fā)系統(tǒng)增加了大量有利于提高設(shè)計(jì)生產(chǎn)力的新功能,可幫助工程師從容應(yīng)對當(dāng)今日益發(fā)展變化的主流板級設(shè)計(jì)的挑戰(zhàn),并順應(yīng)更廣泛的電子開發(fā)過程的發(fā)展趨
2005年年末,IBIS峰會(huì)首次在中國舉行,而此次會(huì)議選在了華為、中興、UT斯達(dá)康等通信廠商云集的深圳舉行,IBIS委員會(huì)主席Michael Mirmak解釋說:“這是在亞洲舉辦的第一次IBIS峰會(huì),之所以選在中國深圳舉行,是因?yàn)橐?/p>