摘要:針對(duì)物聯(lián)網(wǎng)協(xié)議EPCC1G2中反向鏈路數(shù)據(jù)的解碼技術(shù),以精簡(jiǎn)硬件資源和提高解碼效率為目標(biāo),給出了基于MCU硬件平臺(tái),并利用其中TIMER模塊和ADC模塊實(shí)現(xiàn)反向鏈路數(shù)據(jù)解碼技術(shù)的設(shè)計(jì)分析和實(shí)現(xiàn)思路,同時(shí)以實(shí)際運(yùn)用中對(duì)FM0解碼實(shí)現(xiàn)為實(shí)例,對(duì)解碼效果、關(guān)鍵技術(shù)點(diǎn)進(jìn)行了分析;還在結(jié)論中將此解碼技術(shù)與常用技術(shù)方案進(jìn)行了扼要比較,闡明了相關(guān)技術(shù)特點(diǎn),得出了本技術(shù)的比較優(yōu)勢(shì)。