作者:王恒心 熊慶國(guó) 王鑫 陳禮敏VGA(視頻圖形陣列Video Graphics Array)是IBM在1987年隨PS/2機(jī)一起推出的一種視頻傳輸標(biāo)準(zhǔn),具有分辨率高、顯示速率快、顏色豐富等優(yōu)點(diǎn),在彩色顯示器領(lǐng)域得到了廣泛的應(yīng)用。目前
1 引言近30年來(lái),由于微電子學(xué)和計(jì)算機(jī)科學(xué)的迅速發(fā)展,給EDA(電子設(shè)計(jì)自動(dòng)化)行業(yè)帶來(lái)了巨大的變化。特別是進(jìn)入20世紀(jì)90年代后,電子系統(tǒng)已經(jīng)從電路板級(jí)系統(tǒng)集成發(fā)展成為包括ASIC、FPGA和嵌入系統(tǒng)的多種模式。可以說(shuō)
FPGA/CPLD設(shè)計(jì)思想與技巧簡(jiǎn)介
1、軟件與硬件電路最好是同時(shí)做,不要前幾天都在搞軟件,等到最后才來(lái)焊板,到時(shí)如果出問題都沒時(shí)間改了,我參加時(shí)就是遇到了這種情況。要么也可以在面包板實(shí)踐下,有人可能產(chǎn)能用仿真軟件仿真,但那畢竟是仿真,有時(shí)
一、智能全數(shù)字鎖相環(huán)的設(shè)計(jì) 1 引言 數(shù)字鎖相環(huán)路已在數(shù)字通信、無(wú)線電電子學(xué)及電力系統(tǒng)自動(dòng)化等領(lǐng)域中得到了極為廣泛的應(yīng)用。隨著集成電路技術(shù)的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整
一、智能全數(shù)字鎖相環(huán)的設(shè)計(jì) 1 引言 數(shù)字鎖相環(huán)路已在數(shù)字通信、無(wú)線電電子學(xué)及電力系統(tǒng)自動(dòng)化等領(lǐng)域中得到了極為廣泛的應(yīng)用。隨著集成電路技術(shù)的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整
FPGA/CPLD中常見模塊設(shè)計(jì)精華集錦(一)
FPGA/CPLD常用的四種設(shè)計(jì)方法
FPGA/CPLD能做什么呢?可以毫不夸張的講,F(xiàn)PGA/CPLD能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡(jiǎn)單的74電路,都可以用FPGA/CPLD來(lái)實(shí)現(xiàn)。FPGA/CPLD如同一張白紙或是一堆積木,工程師可以通過(guò)傳統(tǒng)的原理圖輸入法,
基于Verilog簡(jiǎn)易UART的FPGA/CPLD實(shí)現(xiàn)
FPGA/CPLD設(shè)計(jì)思想與技巧
FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計(jì)
常用FPGA/CPLD四種設(shè)計(jì)技巧
基于FPGA/CPLD的嵌入式VGA顯示系統(tǒng)
基于FPGA/CPLD的嵌入式VGA顯示系統(tǒng)
大學(xué)生電子競(jìng)賽每?jī)赡昱e辦一次,今年9月份就有!對(duì)所有想以后從事技術(shù)的同學(xué)都是好機(jī)會(huì)。對(duì)硬件方面建議: 1.熟練掌握PROTEL軟件(99se版,或DXP),會(huì)用它畫電路原理圖,制作封裝庫(kù),畫出電路板,合理快速布線; 2
UART是廣泛使用的串行數(shù)據(jù)通訊電路。本設(shè)計(jì)包含UART發(fā)送器、接收器和波特率發(fā)生器。設(shè)計(jì)應(yīng)用EDA技術(shù),基于FPGA/CPLD器件設(shè)計(jì)與實(shí)現(xiàn)UART。