軟判決是相對于硬判決而言的,與具體的糾錯(cuò)編碼或后續(xù)算法沒有必然關(guān)聯(lián)。軟硬判決的區(qū)別在于:硬判決以閾值為準(zhǔn)繩,武斷地對輸入信號進(jìn)行判定;軟判決以閾值為參考,對輸入信號進(jìn)行猜測,并聲明猜測的可信度。軟判決并
軟判決是相對于硬判決而言的,與具體的糾錯(cuò)編碼或后續(xù)算法沒有必然關(guān)聯(lián)。軟硬判決的區(qū)別在于:硬判決以閾值為準(zhǔn)繩,武斷地對輸入信號進(jìn)行判定;軟判決以閾值為參考,對輸入信號進(jìn)行猜測,并聲明猜測的可信度。軟判決并
針對低密度奇偶校驗(yàn)碼(簡稱LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實(shí)現(xiàn),利用有效校驗(yàn)矩陣來降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計(jì)實(shí)現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺上采用基于FPGA的VHDL語言實(shí)現(xiàn)了有效的編碼過程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r(shí)降低了實(shí)現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗(yàn)矩陣H,碼長和碼率的系統(tǒng)中。