高速數(shù)字電路AC耦合電容HFSS仿真高速數(shù)字電路中我們經(jīng)常會(huì)需要耦合電容,特別對(duì)于一樣高速SERDES,往往都需要進(jìn)行AC耦合,一些時(shí)鐘線也有可能需要AC耦合,這個(gè)時(shí)候不可避免的需要使用到耦合電容,我
相對(duì)于低頻電路需要做復(fù)雜的電路匹配,高頻電路結(jié)構(gòu)相對(duì)簡單,可簡單的結(jié)構(gòu)往往意味著需要考慮更多的問題。拿最常見的AC耦合電容來講,要么在芯片之間加兩顆直連,要么在芯片與連接器之間加兩顆??此坪唵?,但一切都因?yàn)楦咚俣煌?。高速使這顆電容變得不“理想”,這顆電容沒有設(shè)計(jì)好,可能會(huì)導(dǎo)致整個(gè)項(xiàng)目的失敗。因此,對(duì)高速電路而言,這顆AC耦合電容沒有優(yōu)化好將是“致命”的。
摘 要:本文首先介紹了高速串行鏈路設(shè)計(jì)中AC耦合電容阻抗優(yōu)化的重要性,然后闡述如何利用Xpeedic芯禾科技公司旗下軟件ViaExpert對(duì)AC耦合電容設(shè)計(jì)進(jìn)行前仿真,然后指導(dǎo)后續(xù)