為得到更高的帶寬,需要使用更高的波特率。UART波特率的計算已經(jīng)介紹過了,現(xiàn)在就嘗試下調(diào)整外設(shè)的時鐘頻率??梢杂卸喾N方法調(diào)整外設(shè)時鐘(MCK)的頻率,這里先介紹先主要時鐘(MAINCK)的設(shè)置,其中包括外部晶振的使
為使用更更高的波特率,則需要更更高的外設(shè)時鐘的頻率。這個時候就需要用到鎖相環(huán)(PLL)了。鎖相環(huán)可以對輸入的時鐘進行分頻、升頻后進行輸出。MCK可以使用的鎖相環(huán)為PLLA,而PLLA的輸入時鐘為MAINCK。本節(jié)將配置MC
傳統(tǒng) I2S—為何要包括系統(tǒng)時鐘?過去,我們在討論音頻話題時,偶爾會提及 I2S。我在以前的一些文章中提到過 I2S,其他人在做音頻研究時也都會提到它。簡而言之,它是一