Achronix FPGA增加對(duì)Bluespec提供的基于Linux的RISC-V軟處理器的支持,以實(shí)現(xiàn)可擴(kuò)展數(shù)據(jù)處理
Codasip 700系列正式問世,賦能定制計(jì)算!
北京開源芯片研究院展示第二代“香山”開源高性能RISC-V處理器核
Semidynamics發(fā)布完全可定制的四路Atrevido 423 RISC-V內(nèi)核,用于大數(shù)據(jù)應(yīng)用
強(qiáng)強(qiáng)聯(lián)合!Codasip與SmartDV建立伙伴關(guān)系以攜手加速芯片設(shè)計(jì)項(xiàng)目
RISC-V軟件生態(tài)計(jì)劃“RISE”啟動(dòng),平頭哥成中國大陸唯一董事會(huì)成員
歐盟前沿性NimbleAI項(xiàng)目采用定制RISC-V處理器來支持神經(jīng)形態(tài)視覺與3D集成芯片
Ventana推出Veyron產(chǎn)品系列
Codasip 宣布成立 Codasip 實(shí)驗(yàn)室,以加速行業(yè)前沿技術(shù)的開發(fā)和應(yīng)用!
全新推出的Codasip Studio Mac版本為RISC-V處理器帶來更多的差異化設(shè)計(jì)潛力
電子資料_32位RISC處理器研究及實(shí)現(xiàn)
立即下載[源代碼]基于FPGA的RISC處理器設(shè)計(jì)與實(shí)現(xiàn)--MiniMIPS32處理器的基本流水線設(shè)計(jì)與實(shí)現(xiàn)
立即下載[源代碼]基于FPGA的RISC處理器設(shè)計(jì)與實(shí)現(xiàn)--MiniMIPS32處理器異常處理的設(shè)計(jì)與實(shí)現(xiàn)
立即下載[源代碼]基于FPGA的RISC處理器設(shè)計(jì)與實(shí)現(xiàn)--解決流水線數(shù)據(jù)
立即下載[源代碼]基于FPGA的RISC處理器設(shè)計(jì)與實(shí)現(xiàn)--實(shí)現(xiàn)流水線暫停
立即下載嵌入式軟件/FPGA IC前端設(shè)計(jì)/視頻編解碼、縮放、壓縮
預(yù)算:¥150000無人機(jī)基于現(xiàn)有硬件方案做飛控軟件開發(fā)
預(yù)算:¥10000現(xiàn)有產(chǎn)品添加LoRaWAN、BACnet和MQTT等xiey
預(yù)算:¥20000