當(dāng)前位置:首頁(yè) > 公眾號(hào)精選 > 亞德諾半導(dǎo)體
[導(dǎo)讀]×為可編程邏輯控制器(PLC)或分布式控制系統(tǒng)(DCS)模塊等過(guò)程控制應(yīng)用設(shè)計(jì)模擬輸入模塊時(shí),主要權(quán)衡因素通常是性價(jià)比。傳統(tǒng)上,此應(yīng)用領(lǐng)域使用雙極性±15V電源軌來(lái)提供有源前端組件,用于輸入信號(hào)的衰減或增益。這會(huì)影響物料清單(BOM)的成本,而創(chuàng)建隔離雙極電源會(huì)增加設(shè)計(jì)的復(fù)雜性。...


為可編程邏輯控制器(PLC)或分布式控制系統(tǒng)(DCS)模塊等過(guò)程控制應(yīng)用設(shè)計(jì)模擬輸入模塊時(shí),主要權(quán)衡因素通常是性價(jià)比。傳統(tǒng)上,此應(yīng)用領(lǐng)域使用雙極性±15 V 電源軌來(lái)提供有源前端組件,用于輸入信號(hào)的衰減或增益。這會(huì)影響物料清單(BOM)的成本,而創(chuàng)建隔離雙極電源會(huì)增加設(shè)計(jì)的復(fù)雜性。



為了節(jié)省成本,另一種方法是使用單個(gè)5V 電源設(shè)計(jì)架構(gòu)。單個(gè)5V電源軌顯著降低了模擬前端隔離電源設(shè)計(jì)的復(fù)雜性。但它會(huì)引入其他痛點(diǎn),可能降低測(cè)量解決方案的精度。AD4111 進(jìn)行了電壓和電流測(cè)量所需的大量整合工作,并解決了5V 電源解決方案的局限性。




圖1. AD4111功能框圖。

集成前端


AD4111是一款24位∑-Δ型ADC,通過(guò)實(shí)現(xiàn)創(chuàng)新而簡(jiǎn)單的信號(hào)鏈,縮短了開發(fā)時(shí)間,降低了設(shè)計(jì)成本。它利用ADI的專有iPassives?技術(shù),將模擬前端和ADC融合在一起。這使得 AD4111 能夠接受 ±10 V 電壓輸入和 0 mA 至 20 mA 電流輸入,同時(shí)無(wú)需外部組件即可在單個(gè) 5V 或 3.3V 電源下工作。電壓輸入指定為 ±20V 的超量程,在此范圍內(nèi),該器件仍可在電壓引腳上提供有效轉(zhuǎn)換和 ±50V 的絕對(duì)最大規(guī)格。電流輸入指定為 -0.5 mA 至 24 mA 的范圍,可實(shí)現(xiàn)接近0 mA的準(zhǔn)確電流測(cè)量,提供精確的24 mA轉(zhuǎn)換。



AD4111


  • 根據(jù)以下標(biāo)準(zhǔn)進(jìn)行魯棒性測(cè)試:IEC6100-4-2、IEC6100-4-3、


  • IEC6100-4-4、IEC6100-4-5、IEC6100-4-6、CISPR 11


  • 集成模擬前端的 24 位 ADC


    • 快速靈活的輸出速率:1.25 SPS 至 31.25 kSPS


    • 每通道通道掃描速率:6.21 kSPS(161 μs 建立時(shí)間)


    • 1 kSPS 時(shí)每個(gè)通道 16 個(gè)無(wú)噪聲位


    • 20 SPS 時(shí)每個(gè)通道的 50 Hz 和 60 Hz 抑制為 85 dB


  • ±10 V 輸入,4 個(gè)差分或 8 個(gè)單端


    • 引腳絕對(duì)最大額定值:±50 V


    • 高達(dá) ±20 V 的超量程


    • ≥1 MΩ 阻抗


    • 25°C 時(shí)精度為 ±0.06%


    • 開路檢測(cè)


  • 0 mA 至 20 mA 輸入,4 個(gè)單端


    • 引腳絕對(duì)最大額定值:±50 mA


    • 高達(dá) ?0.5 mA 至 24 mA 的超量程


    • 60 Ω 阻抗


    • 25°C 時(shí)精度為 ±0.08%


  • 片內(nèi) 2.5 V 基準(zhǔn)電壓源


    • 25°C 時(shí)精度為 ±0.12%,漂移為 ±5 ppm/°C(典型值)


  • 內(nèi)部或外部時(shí)鐘


  • 電源


    • AVDD = 3.0 V 至 5.5 V


    • IOVDD = 2 V 至 5.5 V


    • 總 IDD = 3.9 mA


  • 溫度范圍:?40°C 至 105°C


  • 3 線或 4 線串行數(shù)字接口(SCLK 上的施密特觸發(fā)器)


    • SPI、QSPI、MICROWIRE 和 DSP 兼容



AD4111的電壓輸入保證最小阻抗為1MΩ。這樣可以去除±15 V外 部緩沖器,進(jìn)一步節(jié)省電路板空間和BOM成本。5 V 設(shè)計(jì)要求每個(gè)電壓輸入必須有一個(gè)高阻抗分壓器,這會(huì)占用電路板空間。離散解決方案的設(shè)計(jì)需要權(quán)衡精密電阻的成本與精度。為了解決這個(gè)問(wèn)題,AD4111在每個(gè)輸入端采用了一個(gè)高阻抗精密分壓器,如圖3所示。





開路檢測(cè)


通常,單個(gè)5 V 設(shè)計(jì)的限制是缺少開路檢測(cè),一般是對(duì)15 V 電源軌使用高阻抗電阻,將開路連接拉至超出范圍的電壓。AD4111 采用5 V 或3.3V 電源提供獨(dú)特開路檢測(cè)功能,克服了這一問(wèn)題。此方法將開路檢測(cè)與超出范圍的故障分開,進(jìn)一步簡(jiǎn)化了診斷。通過(guò)在AD4111內(nèi)部包含此功能,前端無(wú)需上拉電阻,因此也無(wú)需15 V電源,如圖2所示。消除±15 V 電源減少了隔離電路的復(fù)雜性、面積和輻射。對(duì)于不需要開路檢測(cè)的應(yīng)用,可以使用另一種通用的AD4112。該器件具有AD4111的所有優(yōu)點(diǎn),但沒(méi)有開路檢測(cè)。




圖2. 典型高端解決方案。





系統(tǒng)級(jí)解決方案


AD4111 集成了基準(zhǔn)電壓和內(nèi)部時(shí)鐘,有助于進(jìn)一步減小電路板尺寸并降低BOM成本,同時(shí)允許使用外部組件,應(yīng)付需要更高精度和更低溫度誤差轉(zhuǎn)換的情況。圖2和圖3分別顯示了典型的高端和低端解決方案。圖2和圖3中突出顯示了可完全被AD4111 取代的信號(hào)鏈的比例。AD4111的總不可調(diào)整誤差(TUE)精度規(guī)范旨在達(dá)到系統(tǒng)級(jí)要求。對(duì)于許多解決方案,精度可能足以省略任何額外校準(zhǔn)。在現(xiàn)有的高精度解決方案中,通常按通道對(duì)模塊進(jìn)行校準(zhǔn)。AD4111 采用高匹配輸入設(shè)計(jì),因此校準(zhǔn)一個(gè)輸入便可所有輸入上提供類似的精度。




圖3. 典型低端解決方案。





EMC測(cè)試


PLC 和 DCS 模塊通常在惡劣的工業(yè)環(huán)境中運(yùn)行,并且必須承受電磁干擾(EMI)的情況。在設(shè)計(jì)具有電磁兼容性(EMC)功能的輸入模塊時(shí),這會(huì)增加復(fù)雜性,因?yàn)榇蠖鄶?shù)設(shè)備的額定值不適用于EMC,因此設(shè)計(jì)輸入保護(hù)和濾波電路就變得復(fù)雜起來(lái)。這可能顯著增加設(shè)計(jì)和測(cè)試開發(fā)時(shí)間。EMC 實(shí)驗(yàn)室租金昂貴,測(cè)試失敗可能意味著長(zhǎng)時(shí)間延遲,直到電路板可以重新設(shè)計(jì)和重新測(cè)試。



AD4111 已經(jīng)被設(shè)計(jì)成了一個(gè)印刷電路板(PCB),演示了一個(gè)經(jīng)過(guò)驗(yàn)證的EMC解決方案。該電路板的特點(diǎn)是確保電路性能不會(huì)受到輻射射頻(RF)或傳導(dǎo)RF干擾的永久影響,并且已被證明具有足夠的抗靜電放電(ESD)、電快速瞬變(EFT)和浪涌的能力,符合IEC 61000-4-x 標(biāo)準(zhǔn)集。該電路板還針對(duì) CISPR 11 進(jìn)行了評(píng)估,其輻射發(fā)射水平遠(yuǎn)低于A類限值。





結(jié)論


AD4111是一款高度集成的系統(tǒng)級(jí)ADC,具有全面的可配置性。它能夠接受±10 V電壓輸入和0 mA 至20 mA 電流輸入,采用5 V 或3.3V 單電源供電,具有開路檢測(cè)功能和許多其他功能,為模擬輸入模塊設(shè)計(jì)提供獨(dú)特的解決方案。它采用6 mm × 6 mm、40 引腳 LFCS P封裝,之前需要完整復(fù)雜PCB的模塊現(xiàn)在可由單個(gè)器件替代。


如果世界擁有無(wú)限電力會(huì)怎么樣?
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉