芯來RISC-V內(nèi)核大熱,道生物聯(lián)推出無(wú)線終端SoC芯片
芯來科技助力道生物聯(lián)發(fā)布基于RISC-V內(nèi)核的TurMass?標(biāo)準(zhǔn)無(wú)線終端SoC芯片—TK8610。該芯片產(chǎn)品采用芯來科技RISC-V N200系列處理器內(nèi)核。芯來N200系列處理器內(nèi)核,N200系列32位超低功耗RISC-V處理器為物聯(lián)網(wǎng)IoT終端設(shè)備的感知、連接、控制以及輕量級(jí)智能應(yīng)用而設(shè)計(jì)。非常適合對(duì)標(biāo)ARM Cortex-M0/M0+/M3/M23等內(nèi)核,應(yīng)用于MCU和 IoT低功耗領(lǐng)域。
RISC-V(讀作“RISC-FIVE”)是基于精簡(jiǎn)指令集計(jì)算(RISC)原理建立的開放指令集架構(gòu)(ISA),V表示為第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),表示此前已經(jīng)四代RISC處理器原型芯片。每一代RISC處理器都是在同一人帶領(lǐng)下完成,那就是加州大學(xué)伯克利分校的David A. Patterson教授。與大多數(shù)ISA相反,RISC-V ISA可以免費(fèi)地用于所有希望的設(shè)備中,允許任何人設(shè)計(jì)、制造和銷售RISC-V芯片和軟件。圖1展示了此前的四代RISC處理器原型芯片。它雖然不是第一個(gè)開源的的指令集(ISA),但它很重要,因?yàn)樗谝粋€(gè)被設(shè)計(jì)成可以根據(jù)具體場(chǎng)景可以選擇適合的指令集的指令集架構(gòu)?;赗ISC-V指令集架構(gòu)可以設(shè)計(jì)服務(wù)器CPU,家用電器cpu,工控cpu和用在比指頭小的傳感器中的cpu。
上海道生物聯(lián)技術(shù)有限公司于2019年09月25日成立。法定代表人何輝,公司經(jīng)營(yíng)范圍包括:信息系統(tǒng)集成和物聯(lián)網(wǎng)技術(shù)服務(wù),集成電路芯片設(shè)計(jì)及服務(wù),物聯(lián)網(wǎng)設(shè)備制造,通信設(shè)備零售,通信設(shè)備制造,軟件開發(fā),應(yīng)用軟件開發(fā)等。2021年12月9日,由物聯(lián)網(wǎng)智庫(kù)主辦的“智微見著·踏物尋機(jī)”中國(guó) AIoT 產(chǎn)業(yè)年會(huì)在深圳舉行,AIoT 產(chǎn)業(yè)鏈中的代表性企業(yè)齊聚一堂,會(huì)上揭曉了 2021 AIoT 新維獎(jiǎng),道生物聯(lián)研發(fā)國(guó)產(chǎn)自主 LPWAN 技術(shù)——TurMass,榮登企業(yè)創(chuàng)新力榜單。TurMass 是世界上首個(gè)將 mMIMO 應(yīng)用于 LPWAN 的通信系統(tǒng),并采用了 Polar 碼和 mGFRA(基于 mMIMO 的免許可隨機(jī)接入)等先進(jìn)核心技術(shù)和領(lǐng)先的系統(tǒng)架構(gòu),可實(shí)現(xiàn)系統(tǒng)容量比現(xiàn)有技術(shù)上百倍的提升,同時(shí)在速率、覆蓋、組網(wǎng)靈活性和成本等方面也具有突出的優(yōu)勢(shì),可使物聯(lián)網(wǎng)設(shè)備擁有更長(zhǎng)生命周期,降低投資成本,帶來規(guī)模經(jīng)濟(jì)效應(yīng)。道生物聯(lián)作為研發(fā)國(guó)產(chǎn)芯片的科技企業(yè),將繼續(xù)通過中國(guó)芯賦能社會(huì),助力企業(yè)數(shù)字化轉(zhuǎn)型,使產(chǎn)品物聯(lián)更智慧更安全更可控,不斷為市場(chǎng)提供更優(yōu)秀的產(chǎn)品。在當(dāng)代局勢(shì)中堅(jiān)持創(chuàng)新發(fā)展,促進(jìn)我國(guó)集成電路產(chǎn)業(yè)的生態(tài)建設(shè),期待更多優(yōu)秀的民族IC技術(shù)企業(yè)一起崛起!
芯來科技(Nuclei System Technology)是本土RISC-V生態(tài)引領(lǐng)者,2018年在武漢光谷成立,隨后在北京,上海,西安設(shè)立分公司,是中國(guó)大陸首家專業(yè)RISC-V處理器內(nèi)核IP和解決方案公司。自研推出的RISC-V處理器IP已授權(quán)多家知名芯片公司進(jìn)行量產(chǎn),實(shí)測(cè)結(jié)果達(dá)到業(yè)界一流指標(biāo)除了繼續(xù)推進(jìn)RISC-V處理器IP之外,芯來科技將圍繞核心處理器IP產(chǎn)品,開發(fā)全矩陣IP平臺(tái),賦能整個(gè)芯片設(shè)計(jì)產(chǎn)業(yè)。除了自研IP外,芯來科技結(jié)合合作伙伴的產(chǎn)品,為客戶提供完整的芯片解決方案。
近日,芯華章科技正式宣布與國(guó)內(nèi)RISC-V處理器IP供應(yīng)商芯來科技達(dá)成戰(zhàn)略合作。芯來科技將正式采用芯華章自主研發(fā)的新一代智能驗(yàn)證系統(tǒng)穹景 (GalaxPSS)及數(shù)字仿真器穹鼎 (GalaxSim)等系列EDA驗(yàn)證產(chǎn)品,加速新一代復(fù)雜RISC-V處理器IP的設(shè)計(jì)研發(fā)。目前復(fù)雜CPU IP由于集成度高,其中各種模塊互聯(lián)復(fù)雜、測(cè)試功能點(diǎn)繁多,如果僅僅依靠工程師手寫各種測(cè)試用例,驗(yàn)證周期冗長(zhǎng)且效率低下。在高性能CPU設(shè)計(jì)的復(fù)雜場(chǎng)景下,單靠UVM也很難真正高效地產(chǎn)生有針對(duì)性的場(chǎng)景激勵(lì),且不同工具間兼容性差,極大限制了驗(yàn)證效率的提升。芯華章聚集全球EDA行業(yè)精英和尖端科技領(lǐng)域人才,以智能調(diào)試、智能編譯、智能驗(yàn)證座艙為三大基座,提供全面覆蓋數(shù)字芯片驗(yàn)證需求的五大產(chǎn)品線,包括:硬件仿真系統(tǒng)、FPGA原型驗(yàn)證系統(tǒng)、智能驗(yàn)證、形式驗(yàn)證以及邏輯仿真,為合作伙伴提供開創(chuàng)性的芯片驗(yàn)證解決方案與專家級(jí)顧問服務(wù)。 同時(shí),芯華章致力于面向未來的EDA 2.0 軟件和智能化電子設(shè)計(jì)平臺(tái)的研究與開發(fā),以技術(shù)革新加速芯片創(chuàng)新效率,讓芯片設(shè)計(jì)更簡(jiǎn)單、更普惠。