以下內(nèi)容中,小編將對電磁兼容的相關內(nèi)容進行著重介紹和闡述,希望本文能幫您增進對電磁兼容的了解,和小編一起來看看吧。
一、電磁兼容EMC的設計思路
1822年安培提出了一切磁現(xiàn)象的根源是電流的假說。1831年法拉第發(fā)現(xiàn)變化的磁場在導線中產(chǎn)生感應電動勢的規(guī)律。1864年麥克斯韋全面論述了電和磁的相互作用,提出了位移電流的理論,總結出麥克斯韋方程,預言電磁波的存在,麥克斯韋的電磁場理論是研究電磁兼容的理論基礎。1881年英國科學家希維賽德發(fā)表了“論干擾”的文章,標志著電磁兼容性研究的開端。
為了提高電子設備的電磁兼容能力,必須從開始設計時就給予電磁兼容性以足夠的重視。電磁兼容的設計思路可以從電磁兼容的三要素,即電磁干擾源、電磁干擾可能傳播的路徑及易接收電磁干擾的電磁敏感電路和器件入手。也就是
1)首先,要充分分析電子設備可能存在的電磁干擾源及其性質,盡量消除或降低電磁干擾源的參數(shù)。
2)其次,要充分了解電磁干擾可能傳播的路徑,盡量切斷其路徑,或降低與電磁干擾耦合的能力。
3)最后,要充分認識易接收電磁干擾的電磁敏感電路和器件,盡量杜絕其接收電磁干擾的可能性。
據(jù)此,在設計時應采取相應對策,消除或部分消除可能出現(xiàn)的電磁干擾,以減輕調(diào)試工作的壓力。在調(diào)試中,針對具體出現(xiàn)的電磁干擾,以及接收電磁干擾的電路和元器件的表現(xiàn)進行分析,以確定電磁干擾源所在及電磁干擾可能傳播的路徑,再采取相應的解決辦法。
二、有什么方法可以提高電子設備的電磁兼容性?
電磁兼容性設計是老生常談的話題,但在電磁環(huán)境日益復雜的今天,電磁兼容設計依然很重要,不是么?這里分享幾點“過來人”總結的電磁兼容設計策略,或許這已經(jīng)是您電路設計踐行的準則,那就讓我們一起多多分享這些設計經(jīng)驗,努力提高電磁兼容性,構建“和諧”電磁環(huán)境吧!
1、選擇合理的導線寬度
由于瞬變電流在印制線條上所產(chǎn)生的沖擊干擾主要是由印制導線的電感成分造成的,因此應盡量減小印制導線的電感量。印制導線的電感量與其長度成正比,與其寬度成反比,因而短而精的導線對抑制干擾是有利的。時鐘引線、行驅動器或總線驅動器的信號線常常載有大的瞬變電流,印制導線要盡可能地短。對于分立元件電路,印制導線寬度在1.5mm左右時,即可完全滿足要求;對于集成電路,印制導線寬度可在0.2~1.0mm之間選擇。
2、采用正確的布線策略采用平等走線可以減少導線電感,但導線之間的互感和分布電容增加,如果布局允許,最好采用井字形網(wǎng)狀布線結構,具體做法是印制板的一面橫向布線,另一面縱向布線,然后在交叉孔處用金屬化孔相連。
3、為了避免高頻信號通過印制導線時產(chǎn)生的電磁輻射,在印制電路板布線時,還應注意以下幾點:
(1)盡量減少印制導線的不連續(xù)性,例如導線寬度不要突變,導線的拐角應大于90度禁止環(huán)狀走線等。
(2)時鐘信號引線最容易產(chǎn)生電磁輻射干擾,走線時應與地線回路相靠近,驅動器應緊挨著連接器。
(3)總線驅動器應緊挨其欲驅動的總線。對于那些離開印制電路板的引線,驅動器應緊緊挨著連接器。
(4)數(shù)據(jù)總線的布線應每兩根信號線之間夾一根信號地線。最好是緊緊挨著最不重要的地址引線放置地回 路,因為后者常載有高頻電流。(5)為了抑制印制板導線之間的串擾,在設計布線時應盡量避免長距離的平等走線,盡可能拉開線與線之間的距離,信號線與地線及電源線盡可能不交叉。在一些對干擾十分敏感的信號線之間設置一根接地的印制線,可以有效地抑制串擾。
以上就是小編這次想要和大家分享的有關電磁兼容的內(nèi)容,希望大家對本次分享的內(nèi)容已經(jīng)具有一定的了解。如果您想要看不同類別的文章,可以在網(wǎng)頁頂部選擇相應的頻道哦。