當(dāng)前位置:首頁(yè) > 廠商動(dòng)態(tài) > Achronix半導(dǎo)體
[導(dǎo)讀]中國(guó)上海,2023年8月——高性能FPGA芯片和嵌入式FPGA IP(eFPGA IP)領(lǐng)域內(nèi)的先鋒企業(yè)Achronix半導(dǎo)體公司日前宣布:為幫助用戶利用先進(jìn)的Speedcore eFPGA IP來(lái)構(gòu)建先進(jìn)的chiplet解決方案,公司開(kāi)通專用網(wǎng)頁(yè)介紹相關(guān)技術(shù),以幫助用戶快速構(gòu)建新一代高靈活性、高性價(jià)比的chiplet產(chǎn)品, chiplet設(shè)計(jì)和開(kāi)發(fā)人員可以透過(guò)該公司網(wǎng)站獲得有關(guān)Speedcore eFPGA IP的全面支持。中國(guó)客戶亦可以通過(guò)Achronix在中國(guó)的服務(wù)團(tuán)隊(duì)得到同樣的支持。

中國(guó)上海,2023年8月——高性能FPGA芯片和嵌入式FPGA IP(eFPGA IP)領(lǐng)域內(nèi)的先鋒企業(yè)Achronix半導(dǎo)體公司日前宣布:為幫助用戶利用先進(jìn)的Speedcore eFPGA IP來(lái)構(gòu)建先進(jìn)的chiplet解決方案,公司開(kāi)通專用網(wǎng)頁(yè)介紹相關(guān)技術(shù),以幫助用戶快速構(gòu)建新一代高靈活性、高性價(jià)比的chiplet產(chǎn)品, chiplet設(shè)計(jì)和開(kāi)發(fā)人員可以透過(guò)該公司網(wǎng)站獲得有關(guān)Speedcore eFPGA IP的全面支持。中國(guó)客戶亦可以通過(guò)Achronix在中國(guó)的服務(wù)團(tuán)隊(duì)得到同樣的支持。

Speedcore? eFPGA IP可以通過(guò)各種形式進(jìn)行部署,包括集成到一個(gè)由客戶定義的chiplet中,該chiplet可以通過(guò)2.5D互連技術(shù)部署到系統(tǒng)級(jí)封裝(SiP)方案中。SiP集成通常采用三種模式:第一種,基于成本最低的有機(jī)基板,但這種模式不會(huì)提供晶粒(die)之間的最高互連密度;第二種,基于具有重布線層(RDL)的中介層可以提高互連密度,但其更加昂貴;最后一種,硅內(nèi)中介層可提供最高的互連密度,并且與高帶寬存儲(chǔ)器(HBM)相兼容,但其成本最高。

與獨(dú)立FPGA芯片解決方案相比,chiplet解決方案可以使設(shè)計(jì)人員減少所需電路板空間,且對(duì)比獨(dú)立FPGA來(lái)說(shuō)可以實(shí)現(xiàn)新的集成可能性。使用基于 Speedcore eFPGA IP 的定制chiplet解決方案,設(shè)計(jì)人員需要指定chiplet與其ASIC晶粒之間所使用的互連技術(shù)。Speedcore eFPGA IP與chiplet互連技術(shù)無(wú)關(guān),具有的互連密度和性能,可使之與所有各種2.5D互連技術(shù)協(xié)同工作。設(shè)計(jì)人員可以完全自主定義Speedcore eFPGA中的邏輯、DSP模塊和內(nèi)存數(shù)量,以滿足其應(yīng)用需求。

與僅僅集成FPGA裸die相比較,基于Speedcore eFPGA IP的chiplet具有更多優(yōu)勢(shì)

通常來(lái)說(shuō),設(shè)計(jì)人員想要開(kāi)發(fā)一款集成了ASIC和FPGA的解決方案,他們就需要從FPGA供應(yīng)商那里購(gòu)買(mǎi)裸die,但這種方法具有一定的挑戰(zhàn)性:

· FPGA供應(yīng)商通常不支持裸die業(yè)務(wù),因?yàn)樗枰M(jìn)行定制化處理和測(cè)試

· 獨(dú)立FPGA芯片通常不具有系統(tǒng)級(jí)封裝集成所需的I/O結(jié)構(gòu)

· 獨(dú)立FPGA芯片未針對(duì)這些類(lèi)型的應(yīng)用進(jìn)行優(yōu)化,這會(huì)導(dǎo)致功耗過(guò)高、封裝要求增加和die內(nèi)帶寬限制

另一方面,通過(guò)使用基于Speedcore eFPGA IP來(lái)構(gòu)建的chiplet,設(shè)計(jì)人員可獲得以下益處:

· 只包含其應(yīng)用所需的特定功能,從而實(shí)現(xiàn)更低的功耗和成本

· 可對(duì)chiplet和ASIC之間的接口進(jìn)行優(yōu)化,以最小的延遲來(lái)獲得最大帶寬

· 基于面積優(yōu)化的eFPGA IP chiplet具有更小的封裝尺寸

基于Speedcore eFPGA IP的chiplet比單片集成eFPGA和ASIC具有更多的優(yōu)勢(shì)

尋求最高集成度的設(shè)計(jì)人員可以選擇去開(kāi)發(fā)一款包含Speedcore eFPGA IP的單芯片ASIC。然而,在某些應(yīng)用中,單芯片集成無(wú)法實(shí)現(xiàn)某些產(chǎn)品靈活性,而這在使用基于chiplet的方案中就有更多靈活性。

對(duì)比eFPGA和ASIC集成方案,使用基于eFPGA IP的chiplet,設(shè)計(jì)人員可以得到更多的益處,例如:

· 企業(yè)可以構(gòu)建不帶FPGA chiplet的獨(dú)特產(chǎn)品解決方案(不同的SKU),以防止出現(xiàn)不需要FPGA靈活性的情況,從而降低成本和功耗。

· eFPGA還可以支持不同的工藝技術(shù),以防止某種eFPGA工藝技術(shù)不匹配ASIC的最佳工藝技術(shù)。常見(jiàn)的案例如使用混合信號(hào)技術(shù)構(gòu)建的ASIC,或采用與這/某種eFPGA IP工藝不匹配的工藝技術(shù)來(lái)構(gòu)建的ASIC。

即刻開(kāi)始使用Speedcore eFPGA IP Chiplet

開(kāi)發(fā)Speedcore eFPGA IP chiplet的設(shè)計(jì)流程與開(kāi)發(fā)集成Speedcore eFPGA IP的ASIC的設(shè)計(jì)流程相同。這種經(jīng)過(guò)驗(yàn)證的設(shè)計(jì)流程,使設(shè)計(jì)人員可以利用既有工具和流程去輕松地開(kāi)發(fā)一個(gè)基于Speedcore eFPGA IP的chiplet。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉