如何提高電源抑制比?為什么需要測量電源的噪聲?
電源在生活中無處不在,手機(jī)中有電源、筆記本工作需要電源,可以說幾乎所有電子設(shè)備均需要電源。為增進(jìn)大家對電源的認(rèn)識,本文將對提高電源抑制比的方法以及需要測量電源噪聲的原因予以介紹。如果你對電源具有興趣,不妨繼續(xù)往下閱讀哦。
一、如何提高電源抑制比
電源抑制比(PSRR)又稱電源噪聲抑制比,是指在電路中,當(dāng)電源發(fā)生噪聲時,電路輸出端對電源噪聲的抑制程度,一般使用分貝(dB)單位表示。電源噪聲多數(shù)來自于電源線路中的電感、電容、功率管等組件,在電路工作過程中,電源信號可能發(fā)生抖動,從而產(chǎn)生對電路各個部分的影響,導(dǎo)致電路輸出端的干擾和誤差。
提高電源抑制比的方法包括:
1、使用低噪聲線性穩(wěn)壓電源
線性穩(wěn)壓電源比開關(guān)穩(wěn)壓電源更具有穩(wěn)定性,能夠提供更加穩(wěn)定、低噪聲的電源,從而提高電路的穩(wěn)定性和電源抑制比。
2、使用合適的電源濾波器
電源濾波器主要是利用電感和電容的濾波特性,將電源信號中的高頻噪聲濾除。在設(shè)計電源濾波器時,需要根據(jù)工作頻率和所需抑制比進(jìn)行參數(shù)選擇,消除電源噪聲的影響,提高電路的穩(wěn)定性和輸出信號質(zhì)量。
3、合理布線
在抑制電源噪聲方面,合理的布線設(shè)計也非常重要。關(guān)鍵信號線路需要設(shè)備地面共模抑制(CMRR)和差分模式噪聲抑制(DMRR)電路的支持。同時,還要注意降低電源線路的電阻和電抗,以減少電源噪聲的穿透和影響。
總之,提高電源抑制比可以有效消除電源噪聲對電路的干擾和影響,提高系統(tǒng)的性能和精度,因此需要在設(shè)計和選型方面,重視電源噪聲抑制比的影響,采取相應(yīng)的措施提高電源噪聲抑制比。
二、為何要測量電源噪聲
任何系統(tǒng)內(nèi)的偏置電壓正如我所認(rèn)為的那樣,可將其看作電氣電路的基礎(chǔ)。所有系統(tǒng)都能夠與這些電源相連,而且必須解決與其相關(guān)的噪聲問題。如果從電源生成(或通過)的噪聲超出了電路的承受范圍,系統(tǒng)會自動發(fā)生故障。噪聲問題在于它可能不會(至少不會總是)造成災(zāi)難性故障問題,但有時會引起間歇性錯誤,而在具有一系列典型組件值的特定環(huán)境中進(jìn)行徹底系統(tǒng)測試時,這種錯誤可能并不明顯,但隨后會引起各種問題。在某些情況下,我發(fā)現(xiàn)所編寫的軟件補(bǔ)丁可用來“掩蓋”臨時系統(tǒng)錯誤,而這些錯誤的本質(zhì)原因有可能就是電源噪聲問題。對于在電源中可能已經(jīng)解決的問題,用軟件對其進(jìn)行修復(fù)是否是最佳的方法?我不敢茍同,但我不想把話題轉(zhuǎn)到理念討論上來,還是留著在后續(xù)文章《修復(fù)錯誤,軟硬件對比》中討論該問題吧……
我有時會發(fā)現(xiàn)噪聲電源設(shè)計會導(dǎo)致系統(tǒng)無法通過 EMI 測試,減緩產(chǎn)品發(fā)布。如果能夠在設(shè)計進(jìn)程早期進(jìn)行適當(dāng)?shù)臏y試并解決噪聲問題,這些減緩就有可能避免。當(dāng)涉及偏置模擬電路時,電源噪聲會導(dǎo)致系統(tǒng)性能低下,可能會降低產(chǎn)品的最終客戶價值。仔細(xì)想想某些傳感器模擬信號路徑上的電源問題。在這類系統(tǒng)中,噪聲將直接影響系統(tǒng)靈敏度,噪聲底限越高靈敏度就越低。如果設(shè)計人員能夠花些時間對電源產(chǎn)生的噪聲進(jìn)行實(shí)際測量與分析,他們既可接受這種性能,也可經(jīng)常進(jìn)行修改,避免隨后出現(xiàn)系統(tǒng)級問題,而且這樣幾乎不會產(chǎn)生額外的成本。電源的測試及可能存在的修改成本通常遠(yuǎn)遠(yuǎn)低于后續(xù)系統(tǒng)級調(diào)試與修改成本,或遠(yuǎn)遠(yuǎn)低于產(chǎn)品發(fā)布后性能不佳所帶來的損失。
正是這種注重細(xì)節(jié)的態(tài)度決定了一般產(chǎn)品與性能最高、可靠性最高產(chǎn)品之間的區(qū)別。
以上便是此次帶來的電源相關(guān)內(nèi)容,通過本文,希望大家對電源已經(jīng)具備一定的了解。如果你喜歡本文,不妨持續(xù)關(guān)注我們網(wǎng)站哦,將于后期帶來更多精彩內(nèi)容。最后,十分感謝大家的閱讀,have a nice day!