當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀]設(shè)計(jì)了一種基于PXI接口、雙通道12位、采樣速率250 Msps的高速數(shù)字化儀模塊,給出該系統(tǒng)的工作原理、設(shè)計(jì)思想和實(shí)現(xiàn)方案,系統(tǒng)采用雙通道A/D轉(zhuǎn)換器進(jìn)行采樣,使用高性能FPGA器件進(jìn)行通道控制、數(shù)據(jù)處理和接口設(shè)計(jì),具有功能強(qiáng)大的前端調(diào)理電路,可以選擇匹配阻抗和耦合方式、具有增益自動(dòng)調(diào)整功能,滿足大范圍信號(hào)的測(cè)量要求。從硬件和軟件兩個(gè)方面對(duì)高速數(shù)據(jù)采集、傳輸和存儲(chǔ)的關(guān)鍵問題進(jìn)行了深入探討。該數(shù)字化儀模塊可方便的與其他PXI儀器組成測(cè)試系統(tǒng),實(shí)現(xiàn)對(duì)信號(hào)的高速采樣和長(zhǎng)時(shí)間記錄。

PXI總線是NI公司在計(jì)算機(jī)外設(shè)總線PCI的基礎(chǔ)上實(shí)現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線的標(biāo)準(zhǔn),基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測(cè)試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設(shè)備。設(shè)計(jì)一個(gè)雙通道12 bit/250 MHz采樣頻率的高速數(shù)字化儀模塊,以高性能FPGA器件為核心,實(shí)現(xiàn)對(duì)高速A/D的控制以及高速數(shù)據(jù)處理和存儲(chǔ),解決了長(zhǎng)時(shí)間高速記錄信號(hào)的測(cè)試難題。

1 系統(tǒng)工作原理
    數(shù)字化儀模塊主要由前端信號(hào)調(diào)理通路、模數(shù)轉(zhuǎn)換電路、數(shù)據(jù)存儲(chǔ)單元、數(shù)據(jù)采集控制電路、PXI接口電路等部分組成,其原理框圖如圖l所示。


    高速模擬信號(hào)首先經(jīng)過信號(hào)調(diào)理通路進(jìn)行放大、衰減等處理,將幅度調(diào)整到A/D轉(zhuǎn)換器允許輸入的電壓范圍內(nèi),并轉(zhuǎn)化成LVDS格式的差分信號(hào),然后送到A/D轉(zhuǎn)換器;FPGA芯片接收A/D輸出的高速數(shù)據(jù)流,經(jīng)過降速、抽取濾波等處理后,存儲(chǔ)到數(shù)據(jù)存儲(chǔ)單元SRAM中,并發(fā)出中斷信號(hào),PXI主機(jī)響應(yīng)中斷后經(jīng)由FPGA將存儲(chǔ)在SRAM中的數(shù)據(jù)讀入主機(jī)內(nèi)存,完成后續(xù)的數(shù)據(jù)處理和顯示。PXI主機(jī)通過PXI總線發(fā)送控制命令,經(jīng)FPGA譯碼后實(shí)現(xiàn)對(duì)數(shù)據(jù)采集和調(diào)理通路控制。該數(shù)字化儀模塊為每個(gè)通道預(yù)留了4Mb的存儲(chǔ)容量,當(dāng)組成PXI測(cè)試系統(tǒng)時(shí),可以將數(shù)據(jù)寫入計(jì)算機(jī)硬盤,實(shí)現(xiàn)更長(zhǎng)時(shí)間的記錄。兩個(gè)通道可以獨(dú)立工作,也可以相互關(guān)聯(lián)。采集方式可以有內(nèi)觸發(fā)、外觸發(fā)、軟件觸發(fā)、通道觸發(fā)等多種模式。

2 系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)
2.1 模塊化的FPGA設(shè)計(jì)

    本文所設(shè)計(jì)的數(shù)字化儀是基于高性能FPGA芯片實(shí)現(xiàn)的,F(xiàn)PGA承擔(dān)了絕大部分的控制和數(shù)據(jù)處理任務(wù),是本設(shè)計(jì)的核心器件。對(duì)FPGA進(jìn)行模塊化設(shè)計(jì),是大型系統(tǒng)設(shè)計(jì)的常用方法。合理分割功能模塊,能加快FPGA的開發(fā),也有利于代碼的移植和重復(fù)利用。在設(shè)計(jì)時(shí)將FPGA分成高速A/D接口模塊、數(shù)據(jù)降速模塊、調(diào)理通路控制模塊、存儲(chǔ)接口模塊、PXI接口控制模塊等主要功能模塊設(shè)計(jì)。FPGA內(nèi)部模塊劃分和數(shù)據(jù)流向如圖2所示。


    A/D接口模塊主要實(shí)現(xiàn)FPGA和高速A/D轉(zhuǎn)換器的互聯(lián),以LVDS格式總線接收數(shù)據(jù)和采樣時(shí)鐘,該部分電路決定數(shù)據(jù)采集的穩(wěn)定性,需要從硬件和軟件兩個(gè)方面保證;數(shù)據(jù)降速模塊采用抽取濾波器將信號(hào)降低到需要的采樣速率;調(diào)理通路控制模塊主要實(shí)現(xiàn)對(duì)A/D前端電路的控制,包括耦合方式、匹配阻抗選擇、增益自動(dòng)控制、偏置和觸發(fā)電平控制等;PXI接口部分主要實(shí)現(xiàn)和PXI主機(jī)的通訊譯碼;存儲(chǔ)控制模塊完成對(duì)外部SRAM的控制,實(shí)現(xiàn)數(shù)據(jù)緩存;時(shí)鐘管理模塊負(fù)責(zé)采樣時(shí)鐘的分頻、倍頻等處理。
2.2 高速數(shù)據(jù)采集和存儲(chǔ)接口設(shè)計(jì)
    高速數(shù)據(jù)采集系統(tǒng)的輸入輸出接口設(shè)計(jì)是尤為重要的,高速IC芯片的相互連接是決定數(shù)據(jù)采集系統(tǒng)穩(wěn)定性的關(guān)鍵因素之一,低功耗及高的信噪比是有待解決的主要問題。通常實(shí)現(xiàn)高速采集系統(tǒng)中芯片間互聯(lián)有兩種接口:PECL和LVDS。正電壓射極耦合邏輯PECL(Positive Emit-ter-Coupled Logic)信號(hào)的擺幅小,適合于高速數(shù)據(jù)的串行或并行連接,PECL間的連接一般采用直流耦合,輸出設(shè)計(jì)為驅(qū)動(dòng)50 Ω負(fù)載至(VCC -2V),連接電路如圖3所示。


    低壓差分信號(hào)LVDS(Low Voltage Differential Signal)標(biāo)準(zhǔn)是一種小振幅差分信號(hào)技術(shù),它使用非常低的幅度信號(hào)(100~450 mV)。通過一對(duì)平行的PCB走線或平衡電纜傳輸數(shù)據(jù)。在兩條平行的差分信號(hào)線上流經(jīng)的電流方向相反,噪聲信號(hào)同時(shí)耦合到兩條線上,而接收端只關(guān)心兩信號(hào)的差值,于是噪聲被抵消。由于兩條信號(hào)線周圍的電磁場(chǎng)也互相抵消,故差分信號(hào)傳輸比單線信號(hào)傳輸電磁輻射小很多,從而提高了傳輸效率并降低了功耗。LVDS的輸入與輸出都是內(nèi)部匹配的,采用直連方式即可,連接方式如圖4所示。


    本設(shè)計(jì)中。A/D轉(zhuǎn)換器選用Mamix公司的MAXl215,該芯片是一款12 bit/250 Ms/s的高速A/D轉(zhuǎn)換器,它具有出色的SNR和SFDR特性,使用250 MHz差分采樣時(shí)鐘,接收差分輸入信號(hào),輸出12位LVDS格式的差分?jǐn)?shù)字信號(hào),提供差分同步時(shí)鐘信號(hào)。為了提高測(cè)試精度,單端的輸入信號(hào)需要轉(zhuǎn)換成差分模式后再送入A/D,增益調(diào)整及單端到差分轉(zhuǎn)換電路的局部如圖5所示??紤]阻抗匹配問題,在單端信號(hào)轉(zhuǎn)換為差分模式時(shí),需要在2個(gè)差分線上串聯(lián)50 Ω的匹配電阻,作為L(zhǎng)VDS信號(hào)的發(fā)送端。


    在PCB的設(shè)計(jì)中,對(duì)差分線要進(jìn)行特別處理。差分線在走線區(qū)間內(nèi)的實(shí)際布線公差應(yīng)控制在5 mil內(nèi);差分對(duì)內(nèi)兩條線之間的距離應(yīng)盡可能小,以使外部干擾為共模特征;要保證每個(gè)差分對(duì)內(nèi)的長(zhǎng)度相互匹配,以減少信號(hào)扭曲;采用電源層作為差分線的信號(hào)回路,因?yàn)殡娫雌矫嬗凶钚〉膫鬏斪杩梗梢杂行p少噪聲影響。圖6所示為本設(shè)計(jì)PCB的局部。


    本設(shè)計(jì)中FPGA作為L(zhǎng)VDS信號(hào)的接收端,首先需要將A/D輸入的LVDS差分?jǐn)?shù)據(jù)和同步時(shí)鐘信號(hào)轉(zhuǎn)換成單信號(hào)。此處選用了xilinx公司的VirtexⅡ-Pro系列FPGA,該系列的FPGA嵌入了高速I/O接口,能實(shí)現(xiàn)超高帶寬的系統(tǒng)芯片設(shè)計(jì),支持LVDS、LVPECL等多種差分接口,適應(yīng)性很強(qiáng),為高速數(shù)據(jù)接口提供了完善的解決方案。LVDS差分信號(hào)的接收可以通過例化IBUFDS_LVDS這個(gè)模塊來實(shí)現(xiàn),同時(shí)在程序中設(shè)置使用內(nèi)部的匹配電阻,實(shí)現(xiàn)LVDS的阻抗匹配。差分時(shí)鐘信號(hào)由全局時(shí)鐘輸入腳接入FPGA,然后通過調(diào)用xFPGA特有的數(shù)字時(shí)鐘管理模塊(DCM),將時(shí)鐘轉(zhuǎn)換成單信號(hào)并進(jìn)行分頻、移相等處理,作為后續(xù)處理的時(shí)鐘信號(hào)。
2.3 PXI接口設(shè)計(jì)
    PXI是PCI在儀器領(lǐng)域的擴(kuò)展(PCI eXtensions for Instrumentation),它將CompactPCI規(guī)范定義的PCI總線技術(shù)發(fā)展成適用于試驗(yàn)、測(cè)量與數(shù)據(jù)采集場(chǎng)合應(yīng)用的機(jī)械、電氣和軟件規(guī)范,從而形成了新的虛擬儀器體系結(jié)構(gòu)。PXI模塊化儀器系統(tǒng)具備高速的性能,并與PCI保持兼容性,形成一種主流的虛擬儀器測(cè)試平臺(tái)。本設(shè)計(jì)中使用PCI9054進(jìn)行PXI接口硬件的設(shè)計(jì),PCI9054是美國(guó)PLX公司生產(chǎn)的一款32位/33 MHz通用PCI總線控制器專用器件,它具有強(qiáng)大的功能和簡(jiǎn)單的用戶接口,為PCI總線接口的開發(fā)提供了一種簡(jiǎn)便方法。
2.4 PXI驅(qū)動(dòng)開發(fā)
    PXI的軟件要求包括支持Microsoft Windows NT和95(WIN32)這樣的標(biāo)準(zhǔn)操作系統(tǒng)框架,要求所有儀器模塊帶有配置信息(configuration information)和支持標(biāo)準(zhǔn)的工業(yè)開發(fā)環(huán)境(如NI的LabVIEW、LabWindows/CVI和Microsoft的VC/C++、VB和Borland的C++等),而且符合VISA規(guī)范的設(shè)備驅(qū)動(dòng)程序(WIN32 device drivers)。本設(shè)計(jì)應(yīng)用KRF-Tech公司的Windriver來編寫設(shè)備驅(qū)動(dòng)程序,Windriver針對(duì)PLX和AMCC的專用接口器件編寫了API函數(shù)包,降低了開發(fā)難度。驅(qū)動(dòng)程序的軟件流程圖如圖7所示,圖8是本數(shù)字化儀模塊軟面板的界面,對(duì)數(shù)字化儀的所有控制都可以通過設(shè)置該虛擬軟件界面來完成。



3 結(jié)束語(yǔ)
    本文給出了基于PXI總線接口的高速數(shù)字化儀模塊的設(shè)計(jì)實(shí)現(xiàn)方法,介紹了高速數(shù)據(jù)采集系統(tǒng)中LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在所設(shè)計(jì)的數(shù)字化儀模塊中得到應(yīng)用。系統(tǒng)可以穩(wěn)定的工作在250 MHz,實(shí)現(xiàn)高精度、長(zhǎng)時(shí)間的數(shù)據(jù)采集和分析。該數(shù)字化儀模塊已成功應(yīng)用于多個(gè)PXI測(cè)試系統(tǒng)中,廣泛應(yīng)用于工業(yè)自動(dòng)化、通信、科研、軍事、航空航天、消費(fèi)電子等多個(gè)領(lǐng)域。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉