當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]很多時候,我們在初期設(shè)計(jì)或者優(yōu)化電路時,滿腦子想的都是性能如何能一點(diǎn)一點(diǎn)提高,而忽略了所謂的模擬設(shè)計(jì)的一些基本考慮;待到版圖設(shè)計(jì)時已經(jīng)晚矣。那個時候再去修改基本設(shè)計(jì)無疑是不值得,要么耗費(fèi)精力,要們前功盡

很多時候,我們在初期設(shè)計(jì)或者優(yōu)化電路時,滿腦子想的都是性能如何能一點(diǎn)一點(diǎn)提高,而忽略了所謂的模擬設(shè)計(jì)的一些基本考慮;待到版圖設(shè)計(jì)時已經(jīng)晚矣。那個時候再去修改基本設(shè)計(jì)無疑是不值得,要么耗費(fèi)精力,要們前功盡棄。作為教訓(xùn),如果我們能夠在設(shè)計(jì)初期,就帶著這些基本考慮,那么在選擇基本器件的時候,就會有的放矢,知道一個大概的合理的選取范圍,有利于版圖設(shè)計(jì)和優(yōu)化。

1. 晶體管最小溝長為工藝最小特征尺寸的4-5倍,用來減小溝長調(diào)制效應(yīng)。

2.目前模擬設(shè)計(jì)仍然是使晶體管工作在飽和區(qū),故應(yīng)使Vgs大于Vt約30%。

3. 應(yīng)把大管分成小晶體管,使其寬/長特征尺寸<或=15um。

4. 電流鏡電路的晶體管的w/l比應(yīng)小于或等于5,以保證較好的Matching,否則會有系統(tǒng)失調(diào)。

5. 在電路中畫出所有的管腳(pin),之后才作layout。因?yàn)樵趌ayout中增加一個pin是比較困難的。所有的IO pin應(yīng)該用metal2 pin,VDD和GND用metal1。

6. 首先先用tt做電路仿真。考慮Vt有+20% (slow)和-20% (fast),需要對工藝角考慮,F(xiàn)F,SS,F(xiàn)S,SF。除Vt,其他工藝參數(shù)也會有變化。

7.多晶硅電阻大約有20%的工藝變化,而阱區(qū)電阻變化約為10%。但多晶硅電阻有較低的溫度系數(shù)和低的方塊電阻,應(yīng)根據(jù)需要來選擇電阻。多晶硅電容約有10%工藝變化。

8. 需考慮溫度變化對電路性能的影響,通常在-40C到85C范圍。

9. 有覆蓋金屬層或阱區(qū)時,須考慮寄生電容。

10. Layout中,所有晶體管統(tǒng)一擺放方向,使有相同的環(huán)境。

11. 在對晶體管布局布線之前,考慮Pin的位置。

12.盡量使用metal1橫向布線,metal2縱向布線半導(dǎo)體。

13. 在互連用來傳送電流時,不要用Poly來做互連??梢杂胮oly做短的柵連接。

14. 避免金屬在多晶硅柵上走線,會增加寄生電容。

15. 所有晶體管和電阻有相同的電流走向。

16. 在最上層金屬做電源(VDD和GND)布線。因?yàn)樽钌蠈咏饘偻ǔ8?、更寬,因而電阻較小。

17. merge連接的Source和Drain。

18. 為減小工藝變化對電阻影響,應(yīng)使電阻的寬度為默認(rèn)值的3-4倍半導(dǎo)體。

19. 用金屬覆蓋電阻,避免wafer級測試時的損傷。

20. 對匹配的晶體管用共中心的結(jié)構(gòu)

*差分對管,分割為4管,2*2排列,共中心

可用線形共中心

21.建議在電阻和電容周圍作dummy。

22. 在差分對周圍作保護(hù)環(huán)。

23.在N阱和P阱作保護(hù)環(huán)。

24. 金屬電流密度0.8mA/um,最上層金屬可以更大半導(dǎo)體。

25. 為避免Latch-up,應(yīng)使PN結(jié)反偏,如N-Well應(yīng)連到正電源,P-Well應(yīng)連到負(fù)電源。這樣可減小漏電。

26. 在layout中用info-text標(biāo)明器件名稱,在schematic中標(biāo)明net。用相同的metal-txt層標(biāo)明pin。

27. Cadence 模擬工具對以‘!’結(jié)尾的net認(rèn)為全局net。

28. Transistor Equation: 基本晶體管方程Id=(beta/2)*square(Vgs-Vt)

 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉