當前位置:首頁 > 工業(yè)控制 > 工業(yè)控制
[導讀]嵌入式運行速度高,系統較復雜,常常集成超大規(guī)模FPGA器件、DSP器件、DDR存儲器以及各種接口電路。這對電源的輸出電壓值、功耗、電壓精度、上電順序以及電源完整性提出更高的要求。這里介紹一種基于CPCI的嵌入式單板

嵌入式運行速度高,系統較復雜,常常集成超大規(guī)模FPGA器件、DSP器件、DDR存儲器以及各種接口電路。這對電源的輸出電壓值、功耗、電壓精度、上電順序以及電源完整性提出更高的要求。

這里介紹一種基于CPCI的嵌入式單板計算機電源的設計方案。該設計主要應用于航空設備和軍用車載設備。

2、系統電源需求分析與器件造型

    圖1為系統整體結構框圖。該系統由CPU和與其相連的DDR儲存器、PCI接口、時鐘、電源、EBC總線以及外部接口電路組成。CPU采用AMCC公司的PowerPC 440EPx。

    2.1 系統電源需求

    該系統電源較復雜,有多達8種不同的電源電壓值,其中5 V和3.3 V由CPCI機箱提供。5 V供給DC/DC器件降壓以產生其他電源電壓,同時給1553總線的變壓器供電。3.3 V是系統主電源,包括USB PHY、時鐘器件、FPGA和CPU以及PCI橋器件(PLX6466)的I/O部分等。其他電源電壓都是由5V或3.3 V經電源器件降壓得到。

    表1、2分別為CPU和PCI橋器件的功耗需求,CPU器件對上電順序沒有要求。其中VDD 1.5 V是PPC440EPx的內核電壓,SOVDD是CPU的DDR2接口電源;1.8 V為PCI橋的內核電壓,VDDIO是PCI橋的接口電源。


該系統采用DDR2作為內存,使用4片Micron公司的MT47H64M16,容量為512 MB。每片DDR2器件的內核、接口和DLL的電源電壓都是1.8 V,最大電流為440 mA。另外需特別注意DDR2的VREF以及地址和控制信號的端口接電壓VTT,其電壓值都是0.9 V。其中,VREF對容差的要求非常嚴格(小于2%),不過其對電流的要求較小。而對VTT不僅有嚴格的容差要求,而且還要求其能在瞬間輸出或吸收很大的電流。同時,VREF岍要隨著VDD的變化而變化,VTT也要跟蹤VREF的變化。通常的LDO難以完成這樣的工作,必須采用專用的DDR端接電源器件。

    該系統使用Spartan3型FPGA器件XC3S200實現1553收發(fā)器以及一些接口電路的設計。該器件使用3個電壓內核電壓VCCINT(1.2 V),輔助電壓VCCAUX(2.5 V)以及接口電壓VCCO(3.3 V)。FPGA內部有上電復位電路,只有當這3個電源信號都達到各自門限電壓,才釋放該復位信號。因此,對這3個電源信號的上電順序沒有要求。不過,如果 VCCINT先于VCCAUX上電,則會在上電時額外增加幾百毫安的瞬時電流。估計FPGA器件功耗可采用基于電子數據表的工具XPower  Estimator(XPE)或在ISE下直接調用XPower。系統利用XPower軟件估計出該設計功耗需求:VCCINT為50 mA,VCCAUX為10 mA。系統使用兩片88E1111作為千兆以太網的PHY器件,該器件以2.5 V為砌電壓(410 mA),1.0 V為內核電壓(250 mA)。除上述集成電路外,系統還有諸如串行接口、USB接口、時鐘等電路,但功耗都較低。從分析可知:1.5 V和1.8 V需要使用大功率的電源器件,DDR2的電源需要專用的電源器件,其他電壓的功率要求較小。

    2.2 電源器件選型

    電源器件主要分為線性穩(wěn)壓器和DC/DC轉換器兩大類型。LDO屬于線性穩(wěn)壓器主要應用于輸人和輸出壓差較小的場合,其特點是:成本低、噪音低、靜態(tài)電流小、需外接元件少,但其轉換效率不是很高,且輸出電流一般不是很大。DC/DC轉換器的轉換效率高、輸出大電流、靜態(tài)電流小。但由于采用PWM控制,其開關噪音較大,成本也相對較高。且外接電路較復雜,一般都需外接開關管、電感及電容。許多新型 DC/DC將開關管集成到器件內部.因此只需外接電感和濾波電容。

    根據電源器件的特點,以及對系統電源需求的分析,這兩種類型的電源器件在該系統都得到使用。但為簡化設計、便于批量生產和物料管理,該系統只使用3個不同型號的電源器件,分別是:LT3501、LDO器件TPS51100和TPS74801。其中,功耗需求較大的1.5 V和1.8 V電源電路采用LT3501實現;DDR2的端接電源和參考電源由器件TPS51100提供;系統的其他電源由TPS74801提供。

3、系統硬件電路設計

    由于LDO電路簡單及篇幅原因,這里重點討論LT3501的電路設計,圖2為LT3501的電路原理圖。


  3.1 參數配置

    3.1.1 輸出電壓

    輸出電壓值的選擇較簡單,由連接在VOUT和VFR間的2只電阻分壓得到。其公式為:

    圖2中,分壓電阻為2只精度為1%的電阻R680和R682(分別對應R1,R2),代入式(1),計算其輸出電壓VOUT=1.495 V。

    3.1.2 開關頻率

    LT3501的開關頻率由連接在RT/SYNC引腳上的電阻決定,如圖3所示。當電阻從15.4 kΩ增加到133 kΩ時,其開關頻率從1.5 MHz減小到250 kHz。為減小外連的電感和電容的尺寸,便于PCB設計,開關頻率選擇較高的f=1.2 MHz。則根據圖3所示曲線,其電阻值為20.6 kΩ。

    3.1.3 電感值

    對于開關電源,電感的取值非常重要。根據LT3501的數據手冊公式:

    式中,DC指占空比,其最小值DCMIN=tON(MIN)×f=0.24。VD是捕捉二極管的正向壓降,其值約為0.4 V。

    假如最大輸出電流需3 A,由式(2)可計算電感L至少為1.2μH。

    為提高效率,減小輸出紋波,要求電感:額定電流的有效值應大于最大負載電流;同時其飽和電流值應大于30%;直流電阻值應小于0.05 Ω,其電感值應大于理論值。據此,系統選擇PB03316-1R5MT,該電感的電感值為1.5μH,直流電阻為0.010Ω,額定電流有效值為8.0 A,飽和電流為6.4 A。選定電感值后,就可將其代入式(2)計算紋波電流△IL為0.8 A。

    3.1.4 輸入電容和輸出電容

    由于開關電源的輸入是以脈沖形式為輸出提供電流,并且其上升和下降時間非常快。

    因此。需用輸入電容濾出電壓紋波,以減小EMI。并可使用4.7μF或更大的X7R或X5R型電容旁路輸入信號,也可使用鉭電容和較小容量的陶瓷電容并聯來實現。陶瓷電容應盡可能靠近器件的輸入引腳。

    輸出電容濾波流過電感的電流,以得到紋波很小的輸出電壓。同時,其儲能功能還可滿足瞬間負載,并穩(wěn)定LT3501的控制環(huán)路。LT3501的控制環(huán)路采用電流模式,對輸出電容的RESR(串連等效電阻)沒有要求。

    因此,可以采用陶瓷電容來作輸出電容。輸出電容的值可以根據式(3)估算。其中MLS(Max Load Step)為最大電流負載的跳變,例如:該系統MLS為3A。

    輸出電壓的紋波可按式(4)和(5)估算:式(4)計算陶瓷電容,式(5)計算鉭電容或鋁電解電容。系統采用溫度特性較好的X7R型陶瓷電容與鉭電容并聯。利用式(4)計算出紋波電壓約0.56 mV,滿足CPU和其他電路對電源紋波的要求。

    3.2 PCB布局

    對于開關電源,PCB的布局非常重要。當開關電源工作時,電路的部分支路存在很大的階躍電流。該電流主要在器件內部的開關管、外面的環(huán)流二極管和輸入電容之間流動。由這些元件構成的環(huán)路應盡可能的小。在布局時,這些器件以及電感和輸出電容應該布局在電路板的同一層,其連線也盡可能在同一層完成。在這些元件的下面,有一塊連續(xù)的局部地。該局部地與系統地的連接采用單點連接方法,連接點最好選在輸出電容的接地端。另外,SW和BST信號的布線要盡可能的短。 LT3501器件的底部有裸露的leadframe,該結構散熱良好。在設計PCB時??稍谄骷撞康膶恢梅乓粔K覆銅,并通過多個過孔與內層的大面積覆銅連接。

4、結論

    分析該系統的功耗,在考慮一定冗余的基礎上,利用3種電源器件設計該嵌入式系統的電源電路。并使用MAX705電源監(jiān)控器件提高系統的可靠性。該系統已成功在多個實際應用中得到驗證,并且表現良好。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉