當前位置:首頁 > EDA > 電子設計自動化
[導讀]介紹一種基于FPGA設計線陣CCD器件TCDl208AP復雜驅(qū)動電路和整個CCD的電子系統(tǒng)控制邏輯時序的方法,并給出時序仿真波形。工程實踐結果表明,該驅(qū)動電路結構簡單、功耗小、成本低、抗干擾能力強,適應工程小型化的要求。

摘要:介紹一種基于FPGA設計線陣CCD器件TCDl208AP復雜驅(qū)動電路和整個CCD的電子系統(tǒng)控制邏輯時序的方法,并給出時序仿真波形。工程實踐結果表明,該驅(qū)動電路結構簡單、功耗小、成本低、抗干擾能力強,適應工程小型化的要求。
關鍵詞:線陣CCD;FPGA;驅(qū)動電路;控制邏輯


1 引言
    CCD(Charge Coupled Devices——電荷耦合器件)具有尺寸小、精度高、功耗低、壽命長及電子自掃描等優(yōu)點,在圖像傳感和非接觸測量領域得到廣泛的應用。由于CCD的轉(zhuǎn)換效率、信噪比等光電特性只有在合適的時序驅(qū)動下才能達到設計所規(guī)定的最佳值,輸出穩(wěn)定可靠的信號,因此,驅(qū)動電路的設計也就成為其應用中的關鍵問題之一。不同廠家、不同型號CCD器件的驅(qū)動時序各不相同,使CCD的驅(qū)動電路很難規(guī)范化和產(chǎn)品化。筆者設計的基于FPGA的驅(qū)動電路是可再編程的,如果要改變驅(qū)動電路的時序,增加或減少某些功能,只需對器件重新編程,在不改變?nèi)魏斡布那闆r下可實現(xiàn)驅(qū)動電路的更新?lián)Q代。

2 CCD工作參數(shù)和時序分析
   
根據(jù)工程項目的技術要求,本系統(tǒng)選用日本TOSHIBA公司的TCDl208AP型電路作為傳感器。該器件具有優(yōu)良的光電特性,有2 160個像元,其驅(qū)動信號的時序如圖l所示。

    由TCDl208AP的時序圖可以看出,TCDl208AP采用二相驅(qū)動脈沖工作,時序脈沖驅(qū)動電路提供4路工作脈沖,即光積分脈沖SH,電荷轉(zhuǎn)移脈沖φ1、φ2,輸出復位脈沖RS。系統(tǒng)提供的主時鐘頻率CLK為4 MHz,設定數(shù)據(jù)輸出頻率為1 MHz。TCDl208AP的典型最佳工作頻率為l MHz,該器件具有2160位有效像元,正常工作時要有52個虛設單元輸出(DUMMY 0UTPUTS)信號(含暗電流信號)。因為該器件是二列并行傳輸,所以在一個周期內(nèi)至少要有1 106(2 212/2=1 106)個φ1脈沖,即TSH>1106Tφ1。另外,由時序圖可以看出,當SH信號為高電平期間,CCD積累的信號電荷包通過轉(zhuǎn)移柵進入移位寄存器,移位脈沖φ1、φ2要求保持一個高和低的電平狀態(tài)。


3 FPGA器件的選擇
   
根據(jù)設計要求和工程需要,本設計選用Altera公司Cyclone系列產(chǎn)品中的EPlCl2Q240C8型嵌入式可編程邏輯器件。EPlCl2Q240C8采用基于1.5 V、0.13μm及全層銅SRAM工藝,其密度增加至20 060個邏輯元件(LE),RAM增加至288 KB。它具有用于時鐘的鎖相環(huán)、DDR SDR和快速周期RAM(FCRAM)存儲器所需的專用雙數(shù)據(jù)率(DDR)接口,具有在系統(tǒng)可編程特性。其配置方式有被動型和主動型,被動型配置是在上電后由計算機通過編譯后產(chǎn)生sof文件利用專用的下載電纜配置電路。主動型配置是在上電后由專門的可編程配置電路(EPCS4)自動對EP1C12Q240C8電路進行配置。

4 CCD驅(qū)動電路設計
   
驅(qū)動電路的功能是產(chǎn)生保證產(chǎn)生CCD器件正常工作的轉(zhuǎn)移時鐘、傳輸時鐘、采樣保持時鐘、復位時鐘、信號處理電路和A/D轉(zhuǎn)換電路所需要的同步脈沖、像元時鐘和箝位脈沖。只有驅(qū)動脈沖與CCD的良好配合才能充分發(fā)揮CCD的光電轉(zhuǎn)換特性,輸出穩(wěn)定可靠的光電信號。
    以前采用數(shù)字邏輯電路來設計線陣CCD驅(qū)動電路,由于采用多個計數(shù)器、觸發(fā)器和門電路,電路復雜,抗干擾能力差,而且時序較難配合,不易調(diào)試。如果采用FPGA驅(qū)動方法產(chǎn)生驅(qū)動信號,系統(tǒng)用同一時鐘對這4路驅(qū)動信號進行控制,以保證相互之間的確定時間關系,然后使用分頻器對時鐘脈沖分頻以產(chǎn)生各路驅(qū)動信號所需的波形,產(chǎn)生如圖1所示的驅(qū)動信號就方便得多。
    該系統(tǒng)的設計采用Altera公司的QUARTUSⅡ開發(fā)系統(tǒng)。QUARTUSⅡ開發(fā)系統(tǒng)是一種全集成化的可編程邏輯設計環(huán)境,它支持硬件描述語言(VHDL)、狀態(tài)圖和原理圖三種輸入方式,執(zhí)行編譯、邏輯綜合、仿真以及編程等功能。設計過程包括4個階段:設計輸入、設計實現(xiàn)、設計驗證和器件編程,如圖2所示。整個流程是一個輸入、實現(xiàn)、驗證的遞歸過程,直到設計正確和完整。

    原理圖輸入方式簡單直觀,也是最常用的。如采用硬件描述語言的輸入方式如VHDL或Verilog,其可移植性和可讀性都好,但綜合形成的數(shù)據(jù)格式文件往往比原理圖輸入方式更占可編程器件的資源。為了提高芯片的利用率,同時采用原理圖輸入方式還可以生成新的特殊功能模塊,鑒于系統(tǒng)規(guī)模不大,因此采用原理圖輸入方式進行本系統(tǒng)的設計。由于TCDl208AP是二相驅(qū)動方式,根據(jù)TCDl208AP驅(qū)動信號的時序關系,可以確定φl=φ2=0.5 MHz,輸出復位脈沖RS=l MHz。
    在確定了SH、φ1、φ2和RS的參數(shù)后,可以根據(jù)它們之間的時序關系設計硬件邏輯框圖。各路脈沖分別為RS=1 MHz,占空比為l:4,方波;φ1=φ2=0.5 MHz,占空比為1:l,方波,φ1、φ2在并行轉(zhuǎn)移時有一個大于SH=1的寬脈沖。其中的各個模塊采用VHDL語言進行設計,如圖3所示。

    編譯后,最后得到仿真的波形結果如圖4所示。

5 結束語
   
本設計采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)編程,完成了電路功能的設計、時序綜合與分析及文本和圖形輸入,并根據(jù)工程需要將結果下載到Altera公司的Cyclone系列FPGA芯片EPlCl2Q240C8中產(chǎn)生CCD驅(qū)動時序,不但得到了良好的CCD輸出效果,而且大大簡化電路設計,提高可靠性,降低功耗,加快研發(fā)速度。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉