基于FPGA的寬帶數(shù)字接收機變帶寬數(shù)字下變頻器設計
摘 要: 基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數(shù)字接收機的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結合傳統(tǒng)數(shù)字下變頻結構與多相濾波結構的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調試結果驗證了本設計的有效性。
變帶寬數(shù)字下變頻器(VB-DDC)可以對多種帶寬的輸入信號進行處理,因此在雷達、通信、電子偵察等領域有廣泛應用。商用數(shù)字下變頻器,如Intersil公司單通道DDC HSP50214B,雖然可以實現(xiàn)處理帶寬可變,但是其最高輸入數(shù)據(jù)采樣率只有65 MHz[1],而且由于其采用多級級聯(lián)積分梳狀濾波器(CIC)的傳統(tǒng)下變頻結構,處理帶寬不超過1 MHz,不適合作為寬帶數(shù)字接收機的數(shù)字下變頻器?;诙嘞酁V波結構的寬帶DDC可以處理寬帶信號,但是處理帶寬一般固定,而且當需要處理信號的帶寬很窄時,因為抽取因子變大,所需乘法器數(shù)目增多,因乘法器的工作頻率降低,所以其資源利用率很低。
本文基于Altera公司的Stratix II EP2S60F672C4設計的VB-DDC,結合傳統(tǒng)數(shù)字下變頻結構與多相濾波結構的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬進行靈活配置。當A/D輸出中頻信號采樣率為100 MS/s時,本文設計的這種VB-DDC信號處理帶寬可在40 MHz~8 kHz的范圍內靈活配置,輸出基帶信號數(shù)據(jù)率可在50 MS/s~112 kS/s的范圍內變化。
1 系統(tǒng)結構
本文設計的VB-DDC用于如圖1所示的寬帶數(shù)字接收機中頻處理系統(tǒng)中,該系統(tǒng)硬件主要由1片F(xiàn)PGA(Altera公司Stratix II 系列的EP2S60F672C4)、AD公司的寬帶A/D轉換器AD*5(14 Bit,最高采樣率達105 MS/s)[2],以及TI公司的達芬奇系列數(shù)字信號處理器TMS320DM6437組成。
系統(tǒng)數(shù)據(jù)流程如圖1所示,A/D采樣的中頻模擬信號輸出至FPGA,F(xiàn)PGA中的VB-DDC將中頻信號下變頻至基帶,再通過McBSP接口將基帶信號傳給DSP進行解調、功率譜估計等數(shù)字信號處理,最后DSP再將結果通過以太網(wǎng)送至上位機PC進行顯示。同時,VB-DDC可通過McBSP接口接收上位機PC傳來的配置參數(shù),實現(xiàn)DD動態(tài)配置。
本文主要討論該系統(tǒng)中的FPGA部分,其內部各模塊框圖如圖2所示。
2 窄帶濾波器組模塊
窄帶濾波器組模塊基于傳統(tǒng)數(shù)字下變頻結構,其內部框圖如圖3所示。為了實現(xiàn)濾波器組處理帶寬可變,HB及FIR濾波器的濾波器系數(shù)均可變,并且CIC濾波器的抽取因子可以在2~32范圍內靈活選擇,F(xiàn)IR濾波器輸出后也可選擇直接輸出至下級或者2倍抽取后輸出至下級。這樣窄帶濾波器組總的抽取因子可在4~128范圍內變化,即可根據(jù)信號處理帶寬使輸出數(shù)據(jù)率在25 MS/s~0.781 25 MS/s之間靈活改變,實現(xiàn)窄帶VB-DDC的功能。
3 多相濾波結構的寬帶濾波器
在本設計中,當信號帶寬大于1 MHz時,由寬帶濾波器處理。AD采樣率100 MS/s時,設計寬帶濾波器:通帶0.5 MHz,阻帶起始頻率1.8 MHz,通帶波紋0.1 dB,阻帶抑制比為84 dB,調用MATLAB中函數(shù)firpm設計濾波器,計算所需的濾波器階數(shù)為266。
為了實現(xiàn)266階的FIR濾波器,采用基于多相濾波的乘法器時分復用結構。多相因子取38,抽取因子取7。
數(shù)據(jù)排序分組原理如圖4所示,其中FIFO1~FIFO38的38個獨立的存儲器用38個深度為7、位寬為18的FIFO實現(xiàn)。FIFO的個數(shù)由多相因子決定,為了實現(xiàn)處理帶寬可變,輸出信號數(shù)據(jù)率可變,抽取因子可在1~7之間選擇,F(xiàn)IFO的深度由抽取因子決定,可在1~7之間配置。由L1~L38輸出的數(shù)據(jù)應乘以對應的濾波器系數(shù),然后將這38個乘積累加,則可得到多相濾波的輸出,如圖5所示。
MATLAB產(chǎn)生266階原型低通濾波器系數(shù),通過參數(shù)配置模塊在DDC開始工作前存入RAM中,在參數(shù)配置模塊中有專門的RAM寫操作控制邏輯。由于抽取因子可在1~7之間靈活配置,則濾波器總的階數(shù)可在138~738,即38~266之間變化,所以RAM中預存的濾波器系數(shù)應根據(jù)濾波器實際階數(shù)靈活配置,多余的RAM存儲空間置零。
4 時鐘重配置模塊
由于FPGA中的多個模塊分別工作在不同的時鐘頻率,當DDC處理帶寬變化時,系統(tǒng)輸出數(shù)據(jù)率便發(fā)生變化,因而各模塊的輸入時鐘頻率也要發(fā)生變化。為了實現(xiàn)各模塊輸入時鐘的動態(tài)配置,本設計使用了Altera的IP核 PLL的重配置功能(PLL Reconfiguration),并且使用了Altera提供的專門用于PLL重配置的IP核(ALTPLL_RECONFIG),這樣大大降低了整個系統(tǒng)時鐘設計的難度,提高了DDC的靈活性。
5 系統(tǒng)總體調試
將以上各個模塊按照圖2所示的關系組合在一起,構成FPGA頂層文件。本設計充分利用了EP2S60F672C4上豐富的乘法器資源,使設計的VB-DDC性能達到了最佳。
在SignalTap II中對整個VB-DDC系統(tǒng)進行調試的波形如圖6所示。調試時,先在Altera提供的IP核 ROM中存入MATLAB仿真產(chǎn)生的14 bit LFM信號數(shù)據(jù),信號帶寬80 kHz,中頻為32.4 MHz,以此模擬AD*5采樣得到的數(shù)字中頻信號。
將VB-DDC配置成8 kHz帶寬的基于多相濾波的266階濾波器并級聯(lián)在64階FIR濾波器之后,將多相濾波器硬件調試輸出 I_out_F、Q_out_F導入MATLAB進行頻域分析如圖7所示,其與圖8的MATLAB理論仿真結果對比,可得設計滿足要求。
將采樣率100 MHz、帶寬40 MHz的八音信號輸入VB-DDC系統(tǒng)。VB-DDC配置成寬帶多相濾波器濾波,將硬件調試輸出I_out_F、Q_out_F導入MATLAB進行頻域分析如圖9所示,其與圖10的MATLAB理論仿真結果對比,可得設計滿足要求。
本文基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數(shù)字接收機的VB-DDC。該VB-DDC可根據(jù)處理信號帶寬要求,靈活選擇下變頻器結構為傳統(tǒng)結構的窄帶DDC或者基于多相濾波結構的寬帶DDC,也可以聯(lián)合使用兩種結構。表1列出了本設計VB-DDC與Intersil公司、ADI公司的兩種單通道DDC芯片產(chǎn)品的主要技術參數(shù),其中HSP50214B為目前各種單通道DDC產(chǎn)品*能最強的型號。本設計的VB-DDC在最大數(shù)據(jù)輸入率和最大處理帶寬這兩項最重要的性能指標上占有很大優(yōu)勢。本設計的VB-DDC已經(jīng)應用于寬帶數(shù)字接收機系統(tǒng)。