當前位置:首頁 > EDA > 電子設計自動化
[導讀]1 引言數(shù)字鎖相環(huán)路已在數(shù)字通信、無線電電子學及電力系統(tǒng)自動化等領域中得到了極為廣泛的應用。隨著集成電路技術的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整個系統(tǒng)集成到一個芯片上去。在基于FP

1 引言

數(shù)字鎖相環(huán)路已在數(shù)字通信、無線電電子學及電力系統(tǒng)自動化等領域中得到了極為廣泛的應用。隨著集成電路技術的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整個系統(tǒng)集成到一個芯片上去。在基于FPGA的通信電路中,可以把全數(shù)字鎖相環(huán)路作為一個功能模塊嵌入FPGA中,構成片內鎖相環(huán)。

鎖相環(huán)是一個相位誤差控制系統(tǒng)。它比較輸入信號和振蕩器輸出信號之間的相位差,從而產生誤差控制信號來調整振蕩器的頻率,以達到與輸入信號同頻同相。所謂全數(shù)字鎖相環(huán)路(DPLL)就是環(huán)路部件全部數(shù)字化,采用數(shù)字鑒相器(DPD)、數(shù)字環(huán)路濾波器(DLF)、數(shù)控振蕩器(DCO)構成的鎖相環(huán)路,其組成框圖見圖1示。

當鎖相環(huán)中的鑒相器與數(shù)控振蕩器選定后,鎖相環(huán)的性能很大程度依賴于數(shù)字環(huán)路濾波器的參數(shù)設置。

2 K計數(shù)器的參數(shù)設置

74297中的環(huán)路濾波器采用了K計數(shù)器。其功能就是對相位誤差序列計數(shù)即濾波,并輸出相應的進位脈沖或是借位脈沖,來調整I/D數(shù)控振蕩器輸出信號的相位(或頻率),從而實現(xiàn)相位控制和鎖定。

K計數(shù)器中K值的選取需要由四根控制線來進行控制,模值是2的N次冪。在鎖相環(huán)路同步的狀態(tài)下,鑒相器既沒有超前脈沖也沒有滯后脈沖輸出,所以K計數(shù)器通常是沒有輸出的;這就大大減少了由噪聲引起的對鎖相環(huán)路的誤控作用。也就是說,K計數(shù)器作為濾波器,有效地濾除了噪聲對環(huán)路的干擾作用。

顯然,設計中適當選取K值是很重要的。K值取得大,對抑止噪聲有利(因為K值大,計數(shù)器對少量的噪聲干擾不可能計滿,所以不會有進位或借位脈沖輸出),但這樣捕捉帶變小,而且加大了環(huán)路進入鎖定狀態(tài)的時間。反之,K值取得小,可以加速環(huán)路的入鎖,但K計數(shù)器會頻繁地產生進位或借位脈沖,從而導致了相位抖動,相應地對噪聲的抑制能力也隨之降低。

為了平衡鎖定時間與相位抖動之間的矛盾,理想的情況是當數(shù)字鎖相環(huán)處于失步狀態(tài)時,降低K計數(shù)器的設置,反之加大其設置。實現(xiàn)的前提是檢測鎖相環(huán)的工作狀態(tài)。

3 工作狀態(tài)檢測電路

圖2為鎖相環(huán)狀態(tài)檢測電路,由觸發(fā)器與單穩(wěn)態(tài)振蕩器構成,fin為輸入的參考時鐘,fout為鎖相環(huán)振蕩器輸出的時鐘移相900。fout對fin的抽樣送入單穩(wěn)態(tài)振蕩器。

在鎖定狀態(tài)如圖3,fout與fin具有穩(wěn)定的相位關系, fout對fin抽樣應全部為0或1,這樣不會激發(fā)振蕩器振蕩,從而lock將輸出低電平;而失鎖狀態(tài)時如圖4,fout與fin出現(xiàn)相位之間的滑動,抽樣時就不會出現(xiàn)長時間的0或1,單穩(wěn)態(tài)振蕩器振蕩,使lock輸出高電平。鎖相環(huán)的鎖定狀態(tài)保持時間的認定,可以通過設置振蕩器的性能。在FPGA設計中,要采用片外元件來進行單穩(wěn)定時,是很麻煩的,而且也不利于集成和代碼移植。單穩(wěn)態(tài)振蕩器的實現(xiàn)也可以在FPGA內實現(xiàn),利用計數(shù)器的方法可以設計全數(shù)字化的上升、下降沿雙向觸發(fā)的可重觸發(fā)單穩(wěn)態(tài)振蕩器

4 智能鎖相環(huán)的設計

智能全數(shù)字鎖相環(huán)的設計如圖5所示。鎖相環(huán)與CPU接口電路,由寄存器來完成。對于CPU寄存器內容分為兩部分:鎖相環(huán)的工作狀態(tài)(只讀),k計數(shù)器的參數(shù)值(讀/寫)。CPU可以通過外部總線讀寫寄存器的內容。

圖5 智能全數(shù)字鎖相環(huán)框圖

CPU根據(jù)鎖相環(huán)狀態(tài)就可以對鎖相環(huán)K計數(shù)器進行最優(yōu)設置。實際測試時設置K初始值為23,此時鎖相環(huán)的捕捉帶較大,在很短時間內就可以達到鎖定狀態(tài),lock變?yōu)榈碗娖?。CPU檢測到此信號后自動將K值加1,如lock仍然為低電平,CPU會繼續(xù)增加K 值;直到鎖相環(huán)失鎖,記住其最佳設置值。設置K為初始值,鎖定后,設置到最佳值,這樣鎖相會快速進入最佳的鎖定狀態(tài)。

關于CPU的選擇有三種方案:①FPGA片內實現(xiàn)CPU。片上系統(tǒng)的發(fā)展使其成為可能。②與片外系統(tǒng)共用CPU。DPLL大多用于通信系統(tǒng)中,而大部分通信系統(tǒng)都有嵌入式CPU。③單獨采用一個廉價單片機(如89C51),不僅可用于智能鎖相環(huán)的控制,還可控制外部RAM實現(xiàn)FPGA的初始裝載,一機多用,經濟實惠。可以視具體情況而定。

5 結論

智能全數(shù)字鎖相環(huán),在單片FPGA中就可以實現(xiàn),借助鎖相環(huán)狀態(tài)監(jiān)測電路,通過CPU可以縮短鎖相環(huán)鎖定時間,并逐漸改進其輸出頻率的抖動特性。解決了鎖定時間與相位抖動之間的矛盾,對信息的傳輸質量都有很大的提高。此鎖相環(huán)已用于我校研發(fā)的數(shù)字通信產品中。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉