當前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]隨著FPGA技術(shù)的高速發(fā)展,芯片規(guī)模不斷提升,帶來了更強的性能的同時,也實現(xiàn)了更低的功耗。FPGA憑借其強大的并行信號處理能力,在應(yīng)對控制復(fù)雜度低、數(shù)據(jù)量大的運算時具有較強的優(yōu)勢。但是在復(fù)雜算法的實現(xiàn)上,F(xiàn)PGA

隨著FPGA技術(shù)的高速發(fā)展,芯片規(guī)模不斷提升,帶來了更強的性能的同時,也實現(xiàn)了更低的功耗。FPGA憑借其強大的并行信號處理能力,在應(yīng)對控制復(fù)雜度低、數(shù)據(jù)量大的運算時具有較強的優(yōu)勢。但是在復(fù)雜算法的實現(xiàn)上,F(xiàn)PGA卻遠沒有32位精簡指令集計算機(RISC)處理器靈活方便,所以在設(shè)計具有復(fù)雜算法和控制邏輯的系統(tǒng)時,往往需要RISC和FPGA結(jié)合使用。這樣電路設(shè)計的難度也就相應(yīng)地增加。而Altera的Cyclone V SoC將RISC硬核處理器系統(tǒng)和FPGA集成到一起實現(xiàn)了功能的互補,大大減小了硬件電路復(fù)雜性和體積,同時也降低了功耗,提高了系統(tǒng)可靠性。這針對嵌入式開發(fā)者來說絕對是一種福音,因為這一架構(gòu)意味著更高的系統(tǒng)性能、更低的功耗(相對于雙芯片的解決方案)、更小的電路板面積和更低的系統(tǒng)成本。然而,就像一個才華橫溢的藝術(shù)家需要一個量身定做的舞臺才能讓觀眾有嘆為觀止的印象,再強大的芯片也需要設(shè)計優(yōu)秀的外圍電路和接口才能發(fā)揮其所長,而這正是英蓓特開發(fā)最新的Lark Board評估板的最終目的,即為Altera Cyclone V SoC提供一個任意施展的舞臺。

(Cyclone V SoC的框圖)

Lark Board評估板根據(jù)該SoC的三大核心資源(即傳統(tǒng)FPGA通用IO與邏輯、傳統(tǒng)ARM通用IO以及控制器和高速差分收發(fā)器)進行了定制,提供了板載USB Blaster II JTAG在線調(diào)試功能、TF卡及eMMC啟動、HPS與FPGA各自獨享1GB DDR3內(nèi)存、SDI高清輸入和輸出、VGA及HDMI高清顯示、中小尺寸LCD觸摸屏接口、高帶寬模擬前端及ADC采樣、10/100/1000M以太網(wǎng)、USBx4接口、數(shù)字攝像頭接口、PCIEX1/X4接口、RTC、HPS和FPGA部分擴展等等豐富的擴展接口和硬件資源。下面是Lark Board系統(tǒng)框圖,清晰的展現(xiàn)了該評估板如何挖掘Cyclone V的各種功能。

下面讓我們來逐個了解Lark Board身上的這些接口和硬件資源,看看它是怎么樣讓Cyclone V SoC在這個專門為其設(shè)計的舞臺上盡情的發(fā)揮。

(Lark Board實物圖)

1. 板載USB Blaster II

JTAG及USB Blaster II是FPGA開發(fā)的基本調(diào)試工具。Embest作為Altera戰(zhàn)略合作伙伴,得到Altera授權(quán)在Lark Board上使用在線的USB Blaster II,提高FPGA調(diào)試的效率和可靠性,省去用戶購買外接Blaster的麻煩,同時也杜絕了因為用戶疏忽忘記關(guān)電導(dǎo)致熱插拔外接Blaster而造成板子燒壞的情況。另外,板載USB Blaster II能夠支持Quartus II及ARM DS-5開發(fā)環(huán)境。

2. 支持TF卡和eMMC啟動 -

Lark Board自帶TF Card插座及4GB eMMC,用戶可以自行選擇從eMMC或者TF Card啟動。

3. 板載DDR3存儲器

Lark Board上的SoC在FPGA和HPS部分各集成一個硬核DDR控制器,分別外接兩顆DDR3顆粒(各1GB)。HPS和FPGA通過內(nèi)部的橋接可以實現(xiàn)相互訪問,最大訪問空間為1GB,速度最高可達800MHz (1600Mbps)。

4. SDI高清輸入和輸出

通過配置SoC自帶的SDI收發(fā)器,以及板上集成的LMH0303線纜驅(qū)動器和LMH0384均衡器,Lark Board 可以采用SMB同軸線實現(xiàn)與高清IP Camera或者DVR相接,實現(xiàn)在安防監(jiān)控、醫(yī)療影像、汽車安全等方面的應(yīng)用。

5. VGA和HDMI

Lark Board集成CH7033B HDTV/VGA/DVI顯示編碼芯片,擁有靈活的圖像縮放引擎,簡單的數(shù)字音頻配置接口。顯示方面支持1080 HDMI輸出,VGA顯示器最大支持分辨率可以達到1920x1080。音頻方面支持SPDIF和雙通道I2S音頻輸入,高保真的音頻解碼引擎擁有高達192k/2ch的采樣率,支持PCB編碼數(shù)據(jù)和Dolby/DTS壓縮數(shù)字音頻。

6. LCD觸摸屏接口

Lark Board上的50Pin LCD觸摸屏接口可以支持最高24位的顏色數(shù)據(jù),同時集成觸摸屏控制芯片,簡單實現(xiàn)坐標數(shù)據(jù)到標準SPI協(xié)議數(shù)據(jù)的轉(zhuǎn)換。

7. LNA(低噪音放大器)和ADC采樣

Lark Board集成雙通道3.3GHz射頻/中頻差分放大器和12位105MSPS的ADC,可以實現(xiàn)射頻、中頻模擬信號的放大、濾波、采樣等處理。用戶可以以此為原型,結(jié)合HPS & FPGA的強大運算和圖像處理能力開發(fā)各類數(shù)據(jù)采集、分析和處理系統(tǒng),如采樣示波器、軟件無線電基站、模擬/數(shù)字電視接收、GPS/雷達/聲納接收處理系統(tǒng)等。

8. 10/100/1000 Mbps以太網(wǎng)

Lark Board集成AR8035單網(wǎng)口10/100/1000Mbps以太網(wǎng)控制器,支持MAC端RGMII接口;提供低成本、低功耗的網(wǎng)絡(luò)解決方案。

9. USB PHY和Hub

Lark Board 包含USB3320高速USB2.0物理層收發(fā)器和USB2514 USB Hub,最大支持4個USB接口,可以實現(xiàn)輕松實現(xiàn)USB協(xié)議所包含的Host/Slave/OTG功能,和高速、全速及低速傳輸模式。

10. 數(shù)字攝像頭接口

Lark Board 包含一個30Pin的數(shù)字攝像頭接口,可以通過FPC(柔性電路板)連接攝像頭。最高支持12位的數(shù)字圖像輸入數(shù)據(jù)。

11. PCI-E X1/X4接口

Lark Board 包含PCI-E X1/X4擴展插槽,通過配置FPGA的硬核,可以輕松支持各類PCI-E的擴展應(yīng)用卡。

12. RTC時鐘

Lark Board 包含DS3231時鐘芯片,通過板上的電池底座可以接入3V的紐扣鋰電池,實現(xiàn)系統(tǒng)掉電以后的時鐘管理。

13. HPS(硬核處理器系統(tǒng))部分IO引腳擴展

未在板上直接利用或者有復(fù)用意義的HPS部分IO引腳通過標準的40Pin插座引出,方便用戶根據(jù)自身應(yīng)用再做擴展和功能定制, 用戶可以輕松使用HPS集成的QSPI、SPI、I2C、UART、GPIO控制器。

14. FPGA部分IO引腳擴展

未在板上直接利用的FPGA部分IO管腳通過另外一個標準的40Pin插座引出,方便用戶根據(jù)自身應(yīng)用再做擴展和功能定制,用戶可以通過配置FPGA內(nèi)的硬核與邏輯資源,輕松實現(xiàn)各種高帶寬功能的定制應(yīng)用,支持的傳輸協(xié)議包括LVDS、RSDS、SLVS、Mini-LVDS等。

Altera Cyclone SoC集成雙核Cortex A9 MPCore處理器,采用先進的28nm FPGA技術(shù),其性能不可謂不強大。而正如文章開頭所提到的,無論一個藝術(shù)家多么的才華橫溢,都需要一個適合的舞臺來發(fā)揮所長,Lark Board的出現(xiàn)恰恰為這一強大的SoC提供了一個巨大的舞臺,在這個舞臺上能夠?qū)崿F(xiàn)嵌入式設(shè)計所需要的低功耗、低成本、高帶寬,高可靠性、靈活定制和快速上市等優(yōu)勢,滿足工業(yè)控制、醫(yī)療、汽車和監(jiān)控等領(lǐng)域的應(yīng)用要求源,再加上英蓓特科技在底層開發(fā)上的豐富經(jīng)驗和定制設(shè)計服務(wù),嵌入式應(yīng)用和系統(tǒng)設(shè)計人員在開發(fā)過程中自然能夠達到事半功倍的效果。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉