當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]隨著集成電路的飛速發(fā)展,在圖像處理,通信和多媒體等很多領(lǐng)域中,數(shù)字信號處理技術(shù)已經(jīng)被廣泛應(yīng)用??焖俑盗⑷~變換(FFT)算法的提出,使得數(shù)字信號處理的運算時間上面縮短了好幾個數(shù)量級。因此對FFT 算法及其實現(xiàn)方

隨著集成電路的飛速發(fā)展,在圖像處理,通信和多媒體等很多領(lǐng)域中,數(shù)字信號處理技術(shù)已經(jīng)被廣泛應(yīng)用??焖俑盗⑷~變換(FFT)算法的提出,使得數(shù)字信號處理的運算時間上面縮短了好幾個數(shù)量級。因此對FFT 算法及其實現(xiàn)方法的研究具有很強的理論和現(xiàn)實意義。

1 FFT算法及其實現(xiàn)方法

現(xiàn)場可編程門陣列FPGA是一種可編程使用的信號處理器件,其運算速度高,內(nèi)置高速乘法器可實現(xiàn)復(fù)雜累加乘法運算;同時其存儲量大,無需外接存儲器就可實現(xiàn)大量數(shù)據(jù)運算;而且算法實現(xiàn)簡單,通過VHDL編程語言可輕松實現(xiàn)功能開發(fā),縮短了開發(fā)周期。FPGA已經(jīng)在通訊、視頻、圖像處理等領(lǐng)域被廣泛使用。

本次設(shè)計采用FPGA實現(xiàn)8點32位的FFT 變換,現(xiàn)場可編程門陣列FPGA是一種可編程使用的信號處理器件,用戶可以通過改變配置信息對其功能進行定義,以滿足設(shè)計需求。與DSP相比,F(xiàn)PGA實現(xiàn)FFT 具有速度高,存儲容量大,硬件實現(xiàn)簡單,I/O帶寬高等特點。

FFT處理器被分成一下幾個主要的功能模塊:數(shù)據(jù)地址產(chǎn)生單元、蝶形運算單元、數(shù)據(jù)選擇單元、控制單元、存儲單元等。通過VHDL語言在CycloneII系列芯片上編程實現(xiàn)。運算方案采用順序處理的方法。傅立葉變換實現(xiàn)時首先進行基2、基4 分解,一般來說,如果算法使用基2 實現(xiàn),雖然使用的資源較多,但速度優(yōu)勢明顯。設(shè)計中采用基-2DIT-FFT算法來實現(xiàn)整個系統(tǒng)的設(shè)計,如圖1 所示。

圖1

在FFT模塊的設(shè)計中,旋轉(zhuǎn)因子與輸入數(shù)據(jù)進行的是一個小數(shù)乘法的蝶形運算,需要將旋轉(zhuǎn)因子表示成小數(shù)的二進制形式。為了保證運算結(jié)果的正確性,還需要將輸入和輸出數(shù)據(jù)進行小數(shù)點的調(diào)整。在此次設(shè)計中采用定點小數(shù)的方法,所謂定點小數(shù),就是小數(shù)點的位置是固定的。設(shè)計中統(tǒng)一將小數(shù)點放在了Q6的位置,在仿真的結(jié)果圖中顯示的輸出數(shù)據(jù)均是小數(shù)點經(jīng)過移位后的結(jié)果即結(jié)果均擴大了64倍。

復(fù)數(shù)乘法器采用FPGA內(nèi)部IP核的例化與調(diào)用來設(shè)計實現(xiàn)了蝶形處理,這樣就可以提高蝶形運算單元的的運算速度,降低了運算復(fù)雜度。控制單元的設(shè)計通過一個有限狀態(tài)機來實現(xiàn)控制器。通過有限狀態(tài)機狀態(tài)的輸出分別控制ROM因子表、隨機存儲器RAM和蝶形處理器。使它們可以協(xié)調(diào)一致地工作,從而實現(xiàn)FFT運算的正確輸出。

將系統(tǒng)設(shè)計的各個模塊連接起來,利用順序處理的FFT設(shè)計結(jié)構(gòu),將輸入數(shù)據(jù)的8個點放到RAM 中進行處理。經(jīng)過元件例化和調(diào)用操作完一級蝶形之后對其結(jié)果進行存儲;之后完成二級蝶形操作及存儲;最后進行三級蝶形的操作。

若輸入8點數(shù)據(jù)為[5,8,3,2.0,6,1,2].其仿真結(jié)果經(jīng)轉(zhuǎn)換后的值為(即結(jié)果擴大了64 倍):[1728,410-j218,64-j640,230+j38,-576,230-j38,64+j640,410+j218 ] , 與MATLAB仿真的結(jié)果一致。

如圖2所示,圖中的x0,x1,x2……x7是輸入信號,分別給它們輸入的值為[5,8,3,2,0,6,1,2];y0_i,y0_r……y7_i,y7_r 是仿真中得到的輸出信號。經(jīng)過運算,輸出結(jié)果與理論計算結(jié)果一致。

圖2

2 總結(jié)

通過仿真驗證此次利用FPGA實現(xiàn)的FFT設(shè)計采用內(nèi)置雙端口RAM、ROM 單元,實現(xiàn)了存取數(shù)據(jù)、旋轉(zhuǎn)因子計算、蝶形計算,系統(tǒng)結(jié)構(gòu)簡單,運算可靠性高,速度得到了進一步提升。

0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉