當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]恩智浦半導(dǎo)體(NXP Semiconductors)近日宣布,CGV高速數(shù)據(jù)轉(zhuǎn)換器系列新增兩款低成本、低功耗演示板,新產(chǎn)品采用了萊迪思半導(dǎo)體公司生產(chǎn)的LatticeECP3器件。新演示板旨在證明恩智浦CGV轉(zhuǎn)換器與萊迪思ECP3 FPGA系列器件

恩智浦半導(dǎo)體(NXP Semiconductors)近日宣布,CGV高速數(shù)據(jù)轉(zhuǎn)換器系列新增兩款低成本、低功耗演示板,新產(chǎn)品采用了萊迪思半導(dǎo)體公司生產(chǎn)的LatticeECP3器件。新演示板旨在證明恩智浦CGV轉(zhuǎn)換器與萊迪思ECP3 FPGA系列器件的互通性。演示板1集成了恩智浦ADC1413D和萊迪思ECP3器件;演示板2集成了恩智浦DAC1408D和萊迪思ECP3器件。恩智浦將在2010年5月25日至27日加州阿納海姆市舉行的IEEE微波理論與技術(shù)協(xié)會(huì)(MTT-S)/國(guó)際微波年會(huì)(IMS)上展示DC1413D演示板,展位號(hào)3324。

恩智浦CGV高速數(shù)據(jù)轉(zhuǎn)換器針對(duì)JEDEC JESD204A標(biāo)準(zhǔn)串行接口進(jìn)行優(yōu)化設(shè)計(jì),不僅大幅減少了數(shù)據(jù)轉(zhuǎn)換器與VLSI邏輯器件之間的互聯(lián)信號(hào)數(shù)量,還能通過多數(shù)據(jù)轉(zhuǎn)換器通道的同步綁定解決復(fù)雜的客戶設(shè)計(jì)問題。

萊迪思半導(dǎo)體公司歐洲市場(chǎng)部經(jīng)理Ron Warner表示:“我們非常高興能與恩智浦合作開發(fā)新型演示板,開展JESD204A標(biāo)準(zhǔn)接口互通性測(cè)試工作。針對(duì)JESD204A開發(fā)應(yīng)用,萊迪思公司為系統(tǒng)設(shè)計(jì)人員提供了成本最低、功耗最小的ECP3 FPGA系列產(chǎn)品?!?/P>

恩智浦半導(dǎo)體高速轉(zhuǎn)換器事業(yè)部高級(jí)總監(jiān)兼產(chǎn)品線經(jīng)理Maury Wood表示:“我們非常高興通過這兩塊演示板來(lái)證明恩智浦新型CGV轉(zhuǎn)換器與萊迪思ECP3 FPGA器件的互連互通。無(wú)論是從事基站還是高速儀器儀表的設(shè)計(jì)工程師,都可以在此參考設(shè)計(jì)的基礎(chǔ)上,針對(duì)實(shí)際要求開展設(shè)計(jì)工作?!?/P>

新演示板采用USB供電方式,利用單臺(tái)筆記本電腦和兩個(gè)備用USB端口,運(yùn)行LabView或其他信號(hào)分析軟件即可實(shí)現(xiàn)配合使用的目的(DAC板的信號(hào)輸出作為ADC板的信號(hào)輸入)。


CGV(Convertisseur Grande Vitesse)表明恩智浦兼容JEDEC JESD204A接口標(biāo)準(zhǔn),支持超集實(shí)施方案,能夠顯著改善轉(zhuǎn)換器速率(最高達(dá)4.0 Gbps,標(biāo)準(zhǔn)速率為3.125 Gbps,增幅28%)和轉(zhuǎn)換器傳輸距離(最大100cm,標(biāo)準(zhǔn)范圍為20cm,增幅達(dá)400%)。增強(qiáng)的CGV功能還包括 DAC1408D系列D/A轉(zhuǎn)換器的多器件同步(MDS)。恩智浦實(shí)施這一可選功能的目的,在于為L(zhǎng)TE MIMO基站及其他高級(jí)多通道應(yīng)用創(chuàng)造條件。恩智浦的MDS實(shí)施方案最多可對(duì)16個(gè)DAC數(shù)據(jù)流進(jìn)行同步采樣,同時(shí)保持相位一致。

LatticeECP3系列是萊迪思半導(dǎo)體公司推出的第三代高性價(jià)比FPGA,是業(yè)界成本最低、功耗最小,支持SERDES接口標(biāo)準(zhǔn)的FPGA器件。LatticeECP3 FPGA系列器件支持多協(xié)議3.2G SERDES和XAUI抖動(dòng)標(biāo)準(zhǔn)、DDR3存儲(chǔ)器接口、功能強(qiáng)大的DSP技術(shù)和高密度的片上存儲(chǔ)器(高達(dá)149K LUT),所有器件的功耗和價(jià)格只有支持SERDES功能的同類FPGA的一半。

上市時(shí)間

ADC1413D加ECP3演示板可隨時(shí)訂購(gòu)。

DAC1408D加ECP3演示板計(jì)劃在2010年9月份上市。



來(lái)源:笨笨尉0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉