FPGA/CPLD數(shù)據(jù)采集電路的調(diào)試:使用MAX+plus Ⅱ 10.0、計算機、GW48-CK EDA實驗開發(fā)系統(tǒng)等軟件和設(shè)備,對FPGA/CPLD壩刂控電路進行VHDL程序的調(diào)試、有關(guān)仿真以及編程下載,硬件測試等。
單片機數(shù)據(jù)處理控制程序的調(diào)試:使用偉福6000(WAVE 6000 for windows)、計算機、偉福E6000L單片機仿真器及POD 8X5XP仿真頭等軟件和設(shè)備,對單片機數(shù)據(jù)處理控制程序進行調(diào)試。
2.系統(tǒng)的聯(lián)合調(diào)試
在各個單元電路調(diào)試好后即可進行系統(tǒng)聯(lián)調(diào),各聯(lián)調(diào)設(shè)備的連接請參考相關(guān)內(nèi)容。
3.系統(tǒng)的硬件驗證
系統(tǒng)聯(lián)合調(diào)試成功后,可將單片機程序通過編程器固化到單片機中并插入EDA實驗開發(fā)系統(tǒng)中的單片機插座上,將VHDL設(shè)計經(jīng)過綜合適配后的網(wǎng)表對CPLD/FPGA進行編程下載,輸入相關(guān)的信號,并進行有關(guān)性能指標的測試,直到滿足系統(tǒng)的設(shè)計要求為止。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
來源:ks990次