當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]多年來,Xilinx公司的可編程邏輯技術(shù)始終扮演著ASIC替代解決方案的角色。過去十多年來,每次當(dāng)ASIC技術(shù)實(shí)現(xiàn)摩爾定律的預(yù)期,Xilinx FPGA和CPLD都迅速填補(bǔ)了由此而留下的間隙。最近,有些ASIC制造商推出了稱為結(jié)構(gòu)化A

多年來,Xilinx公司的可編程邏輯技術(shù)始終扮演著ASIC替代解決方案的角色。過去十多年來,每次當(dāng)ASIC技術(shù)實(shí)現(xiàn)摩爾定律的預(yù)期,Xilinx FPGA和CPLD都迅速填補(bǔ)了由此而留下的間隙。最近,有些ASIC制造商推出了稱為結(jié)構(gòu)化ASIC(Structured ASIC)的改進(jìn)ASIC結(jié)構(gòu),試圖解決與基于標(biāo)準(zhǔn)單元的ASIC和門陣列相關(guān)的一些問題。但最終,人們都會(huì)問到這一決定性問題,"如果我們需要100萬門至500萬門的設(shè)計(jì),到底哪種技術(shù)最佳地結(jié)合了硬件、軟件和設(shè)計(jì)支持,從而可最好地滿足我們的需要?"
歷史上,高速度100萬門以上的單片系統(tǒng)(SoC)一直是ASIC的獨(dú)占領(lǐng)域。但現(xiàn)在,促進(jìn)高端ASIC發(fā)展的工藝技術(shù)也同樣適用于FPGA。事實(shí)上,F(xiàn)PGA的發(fā)展也幫助推動(dòng)了最新工藝技術(shù)的發(fā)展。例如,Xilinx的Spartan-3器件很早就采用了90nm、300mm工藝的設(shè)計(jì)定案(tape-out)并很快推出了采用相應(yīng)工藝制造的器件?,F(xiàn)在,就門和I/O的數(shù)量來說,平臺(tái)FPGA可輕松滿足要求。Spartan-3 FPGA可提供高達(dá)500萬系統(tǒng)門和784個(gè)I/O。Virtex-II Pro系列可提供更高的密度和更大的封裝尺寸。平臺(tái)FPGA的力量遠(yuǎn)遠(yuǎn)不止是邏輯門和I/O數(shù)量。例如,Spartan-3系列可提供近2M位塊RAM和104個(gè)硬連線18 x 18乘法器,而Virtex-II Pro則可提供高達(dá)10M位塊RAM資源和556個(gè)乘法器,而這些對(duì)于DSP系統(tǒng)實(shí)現(xiàn)非常關(guān)鍵。
自從開始將幾片TTL器件的邏輯集成到單片F(xiàn)PGA中以來,靈活性始終是可編程邏輯器件的特點(diǎn)。平臺(tái)FPGA將這一靈活性提高了幾個(gè)量級(jí)。現(xiàn)在,大量系統(tǒng)部件IP可以嵌入到單片平臺(tái)FPGA器件中。Xilinx平臺(tái)FPGA集成了塊存儲(chǔ)器、軟和硬處理器芯核、DSP功能和可編程I/O連接功能,以及由Xilinx公司和第三方供應(yīng)商開發(fā)的其它IP。當(dāng)然,每個(gè)設(shè)計(jì)小組還為完全可編程的器件增添了他們自己的差異化IP。完全的可編程能力為半導(dǎo)體芯片提供了最大的靈活性和最有效的使用。
而仔細(xì)考察標(biāo)準(zhǔn)單元結(jié)構(gòu)ASIC即可發(fā)現(xiàn)其靈活性非常有限。僅有數(shù)層金屬層是可定制的,其它金屬層以及所有的邏輯都由ASIC制造商固定。每家制造商提供具有少量不同的芯片,所嵌入的IP核心的類型和數(shù)量有所不同。每種類型的結(jié)構(gòu)ASIC通過固定的專用資源來滿足特定應(yīng)用的要求。不幸的是,對(duì)于客戶來說,如果設(shè)計(jì)不能十分匹配制造商提供的某種芯片的特性,那么有些芯片資源就會(huì)被浪費(fèi),結(jié)果是要么設(shè)計(jì)受到損害,要么就不得不從頭來。在任何情況下,提供給設(shè)計(jì)小組的靈活性非常小。
結(jié)構(gòu)化ASIC的不靈活還會(huì)帶來訂貨和庫存風(fēng)險(xiǎn)。即使一個(gè)結(jié)構(gòu)化ASIC設(shè)計(jì)進(jìn)行得非常完美,目標(biāo)市場也會(huì)變化,或者標(biāo)準(zhǔn)會(huì)更新。在這種情況下,庫存和NRE成本就被浪費(fèi)了。另一方面,PFGA可容易地進(jìn)行重新編程來適應(yīng)新的要求,或者FPGA庫存可以重新應(yīng)用于另一個(gè)項(xiàng)目。
在競爭分析中,F(xiàn)PGA開發(fā)工具經(jīng)常被不公平地忽略了。但事實(shí)是,F(xiàn)PGA供應(yīng)商擁有在規(guī)模和經(jīng)驗(yàn)方面都足以與最大型EDA供應(yīng)商相匹敵的軟件開發(fā)隊(duì)伍。他們?cè)O(shè)計(jì)和提供了健壯和全面的工具套件,其成本僅與技術(shù)支持的價(jià)格相當(dāng)。
FPGA供應(yīng)商工具套件的健壯性從每年新開始的采用FPGA的設(shè)計(jì)數(shù)量上可以得到證明。2002年,新開始的采用FPGA的設(shè)計(jì)為20萬件,這一數(shù)字到2004年將增長為40萬。據(jù)估計(jì),這一數(shù)字將是同一年新開始的ASIC設(shè)計(jì)數(shù)量的100倍。
另一方面,結(jié)構(gòu)化ASIC設(shè)計(jì)流程仍然處于早期開發(fā)階段。能夠顯示結(jié)構(gòu)化ASIC設(shè)計(jì)流程或工藝完整性或健壯性的成功例子很少。到目前為止,頂級(jí)ASIC供應(yīng)商為結(jié)構(gòu)化ASIC提供的支持仍然非常有限或根本沒有。因此,選擇非常少,設(shè)計(jì)小組被迫采用ASIC供應(yīng)商選定的設(shè)計(jì)流程進(jìn)行設(shè)計(jì),而不能利用熟悉的經(jīng)過內(nèi)部使用驗(yàn)證的設(shè)計(jì)方法。走在最前面的設(shè)計(jì)小組經(jīng)常會(huì)面對(duì)軟件缺陷的所謂第一版效應(yīng),點(diǎn)狀工具的不兼容性等,并且不得不依賴外部供應(yīng)商才能解決此類問題。
經(jīng)過多年的發(fā)展,F(xiàn)PGA供應(yīng)商已經(jīng)從技術(shù)跟隨者的角色轉(zhuǎn)變?yōu)槁氏炔捎妙I(lǐng)先器件技術(shù)的創(chuàng)新者。這使得他們可大大縮小ASIC和FPGA之間的每邏輯門成本差距。例如,Xilinx公司在Spartan-3系列中很早采用了90nm、300mm工藝設(shè)計(jì),使得100萬門器件的價(jià)格達(dá)到20美元以下??紤]到與結(jié)構(gòu)化ASIC和標(biāo)準(zhǔn)單元ASIC相關(guān)的額外NRE成本和掩膜費(fèi)用,F(xiàn)PGA價(jià)格甚至更有吸引力。還需要考慮到開發(fā)工具和培訓(xùn)的絕對(duì)成本。
對(duì)于一家企業(yè)來說,由于工程開發(fā)延遲而失去市場機(jī)會(huì)可能是最昂貴的成本。在快速變化的市場中,設(shè)計(jì)返工造成的三個(gè)月時(shí)間延遲決定了成功還是失敗。因此,ASIC設(shè)計(jì)小組必須在盡快交付設(shè)計(jì)定案和小心地避免嚴(yán)重的錯(cuò)誤之間進(jìn)行微妙

來源:零八我的愛0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉