基于FPGA的E1/VC-4數(shù)字復(fù)接器的設(shè)計(jì)與實(shí)現(xiàn)
摘要:在分析同步數(shù)字體系中2.048Mbps支路信號(hào)E1異步映射復(fù)用進(jìn)VC-4的過程的基礎(chǔ)上,對(duì)系統(tǒng)中各功能模塊的設(shè)計(jì)原理進(jìn)行了詳細(xì)闡述,重點(diǎn)討論了時(shí)鐘/使能信號(hào)產(chǎn)生電路的功能及設(shè)計(jì)。最后,完成了E1/VC-4復(fù)接電路的設(shè)計(jì)與實(shí)現(xiàn),并基于ALTERA/EP1C6T144C8環(huán)境完成了驗(yàn)證。
關(guān)鍵詞:專用集成電路 同步數(shù)字體系 異步映射 數(shù)字復(fù)接器 時(shí)分復(fù)用
基于FPGA的E1 VC-4數(shù)字復(fù)接器的設(shè)計(jì)與實(shí)現(xiàn).pdf