當(dāng)前位置:首頁 > 芯聞號(hào) > 技術(shù)解析
[導(dǎo)讀]芯片設(shè)計(jì)較為復(fù)雜,芯片設(shè)計(jì)依據(jù)過程可分為正向設(shè)計(jì)和方向設(shè)計(jì),這些芯片設(shè)計(jì)過程在往期文章中,小編均有所介紹。在本文中,小編將為大家介紹基于ZSU32的SoC芯片設(shè)計(jì)。如果你對(duì)芯片設(shè)計(jì)較為感興趣,不妨繼續(xù)往下閱讀哦。

芯片設(shè)計(jì)較為復(fù)雜,芯片設(shè)計(jì)依據(jù)過程可分為正向設(shè)計(jì)和方向設(shè)計(jì),這些芯片設(shè)計(jì)過程在往期文章中,小編均有所介紹。在本文中,小編將為大家介紹基于ZSU32的SoC芯片設(shè)計(jì)。如果你對(duì)芯片設(shè)計(jì)較為感興趣,不妨繼續(xù)往下閱讀哦。

1 時(shí)序約束原理

同步電路是大多數(shù)集成電路系統(tǒng)的主流選擇。同步電路具有工作特性簡(jiǎn)單、步調(diào)明確、抗干擾能力強(qiáng)等特點(diǎn)。但是,因?yàn)樗械臅r(shí)序元件受控于一個(gè)特定的時(shí)鐘,所以數(shù)據(jù)的傳播必須滿足一定的約束以便能夠保持與時(shí)鐘信號(hào)步調(diào)一致。

設(shè)置建立時(shí)間(setup TIme)約束可以滿足第一個(gè)條件:

2 ZSU32系統(tǒng)芯片的結(jié)構(gòu)

ZSU32芯片內(nèi)置32 bit MIPS體系處理器作為CPU,具備兩路獨(dú)立的指令和數(shù)據(jù)高速緩存,CPU內(nèi)部有獨(dú)立的DSP協(xié)處理器和浮點(diǎn)協(xié)處理器,同時(shí)集成了LCD控制器、MPEG硬件加速器、AC97控制器、SRAM控制器、NAND Flash控制器、SATA高速硬盤控制器、以太網(wǎng)MAC控制器等,并具有I2C、I2S、SPI、、UART、GPIO等多種接口模塊。

3 ZSU32系統(tǒng)芯片的約束設(shè)置與邏輯綜合

ZSU32系統(tǒng)芯片的綜合采取自底向上的策略,先局部后整體。首先將當(dāng)前工作層次設(shè)置為系統(tǒng)芯片的某個(gè)子模塊,然后對(duì)該子模塊添加各項(xiàng)具體約束,接著完成子模塊的綜合。依次對(duì)各子模塊重復(fù)上述綜合流程,當(dāng)各個(gè)模塊都順利通過了初次綜合后,通過set_dont_touch_network命令將模塊中的關(guān)鍵路徑和時(shí)鐘線網(wǎng)保護(hù)起來,然后做一次全局優(yōu)化,檢查是否滿足時(shí)序等各方面的設(shè)計(jì)要求,達(dá)到要求就可以輸出最終的網(wǎng)表和各項(xiàng)綜合報(bào)告。

3.1 設(shè)定工藝庫和參考庫

設(shè)置Design Compiler運(yùn)行所使用的庫:目標(biāo)庫(target_library)、鏈接庫(link_library)、可綜合庫(syntheTIc_library)、符號(hào)庫(symbol_library)。其中的目標(biāo)庫中包含了標(biāo)準(zhǔn)單元庫、RAM單元庫、I/O單元庫、PLL單元庫等,通常是由芯片代工廠家提供。系統(tǒng)芯片ZSU32采用的是中芯國際的0.18 ?滋m CMOS工藝庫,所以在設(shè)置時(shí)就把目標(biāo)庫指向該工藝庫。

#設(shè)置目標(biāo)工藝庫

set target_library SMIC.db

3.2 讀入RTL設(shè)計(jì)與設(shè)置工作環(huán)境

讀入RTL設(shè)計(jì)通常有自頂向下或者自底向上2種方式。因?yàn)閆SU32模塊眾多,所以采用自底向上的讀入方式。首先讀入各個(gè)子模塊,并分別編譯;然后更改層次,編譯上一層的模塊;最后會(huì)合成整個(gè)系統(tǒng)。

讀入設(shè)計(jì)后,首先設(shè)置芯片的工作環(huán)境,根據(jù)采用的工藝庫提供的環(huán)境和線網(wǎng)負(fù)載模型,可以通過set_operaTIng_condiTIon和set_wire_load_model命令進(jìn)行設(shè)置。以下是ZSU32綜合環(huán)境的頂層環(huán)境設(shè)置:

#設(shè)置工作環(huán)境

set_operating_condition smic18_typ;

#設(shè)置線網(wǎng)負(fù)載模型

set_wire_load_model smic18_wl30;

3.3 時(shí)序約束

3.3.1 時(shí)鐘定義

時(shí)鐘是整個(gè)時(shí)序約束的起點(diǎn)。系統(tǒng)芯片ZSU32將外部輸入時(shí)鐘和PLL模塊輸入時(shí)鐘作為源時(shí)鐘:ext_clk_i和pll_clk_i。通過對(duì)這2個(gè)源時(shí)鐘信號(hào)的分頻或者倍頻,產(chǎn)生了各個(gè)子模塊的時(shí)鐘信號(hào)。

#定義源時(shí)鐘ext_clk,周期16 ns

create_clock-name ext_clk-period\

16 [get_ports {ext_clk_i}];

在SoC芯片內(nèi)部,子模塊的時(shí)鐘實(shí)際是經(jīng)過源時(shí)鐘分頻或者倍頻得到的,使用create_generated_clock命令來建立子模塊時(shí)鐘。

#設(shè)置一個(gè)2倍頻時(shí)鐘clk_main,

#其源時(shí)鐘是pll_clk_i

create_generated_clock -name clk_main\

-multiply_by 2 -source pll_clk_i;

3.3.2 多時(shí)鐘域約束

時(shí)序檢查默認(rèn)以一個(gè)時(shí)鐘周期為界,但對(duì)于ZSU32系統(tǒng)芯片,存在著一些多周期路徑,在這些路徑上,數(shù)據(jù)不需要在單時(shí)鐘周期內(nèi)到達(dá)終點(diǎn)。例如,clk30mhz和clk10mhz是同源的同步時(shí)鐘,前者頻率是后者的3倍,對(duì)從clk10mhz時(shí)鐘域向clk30mhz時(shí)鐘域傳輸數(shù)據(jù)的路徑,采用如下命令:

#按照3個(gè)周期(clk30mhz)進(jìn)行

#建立時(shí)間約束

set_multicycle_path 3 -setup -start \

-from clk10mhz -to clk30mhz;

對(duì)于異步時(shí)鐘域之間的路徑,不用進(jìn)行同步的時(shí)序檢驗(yàn),應(yīng)該將其定義為偽路徑(false path),這樣在邏輯綜合時(shí)就不必浪費(fèi)資源去優(yōu)化。

#將異步時(shí)鐘e_clk和p_clk 之間的路徑設(shè)置為偽路徑

set_false_path -from e_clk –to p_clk;

set_false_path -from p_clk -to e_clk;

3.3.3 時(shí)鐘偏移

芯片中時(shí)鐘經(jīng)過不同的傳輸路徑,由于每條路經(jīng)延時(shí)不一,導(dǎo)致從時(shí)鐘源到達(dá)各個(gè)寄存器的始終輸入端的相位差。這種由于空間分布而產(chǎn)生的偏差叫做時(shí)鐘傾斜(clock skew)。此外,由于溫漂、電子漂移的隨機(jī)性,使時(shí)鐘信號(hào)的邊沿可能超前也可能滯后。這種具有時(shí)間不確定性的偏移稱為時(shí)鐘抖動(dòng)(clock jitter)。偏移導(dǎo)致時(shí)鐘信號(hào)到達(dá)各個(gè)觸發(fā)器的時(shí)鐘引腳的時(shí)間不一致,需要給予約束。

#設(shè)置時(shí)鐘偏移為0.4 ns

set_clock_uncertainty 0.4 [all_clocks];

3.4 端口約束

SoC芯片通過大量輸入和輸出端口與外界進(jìn)行信息的傳輸,端口約束主要用于約束頂層端口相連的片內(nèi)組合邏輯,包括確定輸入延時(shí)、輸出延時(shí)、輸出負(fù)載、輸出扇出負(fù)載、輸入信號(hào)躍遷時(shí)間等。

3.4.1 端口延時(shí)

輸入延時(shí)是指外部邏輯到電路輸入端口的路徑延時(shí)。輸出延時(shí)是指輸出端口到外部寄存器的路徑延時(shí)。

設(shè)置范例如下:

#設(shè)置端口pci_ad13的輸入延時(shí)為4.8 ns

set_input_delay 4.8 -clock clk_main \

[get_ports {pci_ad13}];

#設(shè)置端口pci_ad16的輸出延時(shí)為3.6 ns

set_output_delay 3.6 -clock clk_main \

[get_ports{pci_ad16};

3.4.2 端口的驅(qū)動(dòng)與負(fù)載

端口的驅(qū)動(dòng)和負(fù)載特性通過設(shè)置輸入驅(qū)動(dòng)單元、輸入輸出負(fù)載值以及信號(hào)躍遷時(shí)間等來描述。范例如下:

#設(shè)置端口a7的驅(qū)動(dòng)單元是BUFX2

set_drive_cell -lib_cell BUFX2 -pin \

[get_ports {a7}];

#設(shè)置端口d17的負(fù)載值為20 pf

set_load -pin_load 20 [get_ports {d17}];

#設(shè)置端口d0的輸入信號(hào)上升時(shí)間是0.5 ns

set_input_transition -rise -min 0.5 \

[get_ports {d0}];

3.5 面積和功耗約束

Design Compiler的綜合以時(shí)序優(yōu)先,即優(yōu)化完約束后才根據(jù)約束優(yōu)化面積和功耗。初次綜合時(shí)很難對(duì)面積進(jìn)行評(píng)估,所以在第一次綜合時(shí)設(shè)置優(yōu)化目標(biāo)為0,表示在滿足時(shí)序約束的情況下最大努力地減小面積。待綜合報(bào)告出來之后,根據(jù)初步的面積和功耗報(bào)告,修改數(shù)值,從而進(jìn)一步優(yōu)化。

#面積設(shè)置

set_max_area 0;

#功耗的約束做類似的處理:

set_max_total_power 0;

以上便是此次小編帶來的“芯片設(shè)計(jì)”相關(guān)內(nèi)容,希望大家對(duì)本文講解的內(nèi)容具備一定的認(rèn)知。如果你喜歡本文,不妨持續(xù)關(guān)注我們網(wǎng)站哦,小編將于后期帶來更多精彩內(nèi)容。最后,十分感謝大家的閱讀,have a nice day!

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉