該PHY1068是一個積極的均衡器和再定時與大大延長,8.5Gbps背板應(yīng)用設(shè)計的可編程預(yù)加重。該器件集成了一個階段的輸入自動增益控制,使噪聲敏感有限的聯(lián)系不夠的,而其強(qiáng)大的均衡器,意味著它可以從信號中提取分散退化或反射的背板環(huán)境的典型數(shù)據(jù)。
高度的集成減少了所需的電路板面積和固件開發(fā),最大限度地降低成本和上市時間的復(fù)雜性。可編程的預(yù)加重的設(shè)備上的輸出驅(qū)動器提供使要在多種應(yīng)用中使用PHY1068。
在先進(jìn)的CMOS工藝制造,PHY1068是封裝在符合RoHS標(biāo)準(zhǔn),36球BGA封裝。
關(guān)鍵特性
優(yōu)化8.5G光纖通道
完全集成的均衡器和相位算法,最大限度地減少固件開發(fā)
低延遲(15ns的)
用戶可編程預(yù)加重驅(qū)動器
集成的PRBS和制度設(shè)計驗證測試和BERT測試
丟失信號(LOS)和丟失鎖(笑)報警
自動檢測2線接口或SPI™微控制器
小尺寸,采用5mm x 5mm封裝36球BGA與球間距為0.8mm
最少的外部組件要求