大佬帶你看RF采樣ADC,如何保護(hù)RF采樣ADC輸入(上)
ADC,一款十分使用的器件。對(duì)于ADC,小編曾帶來諸多介紹,如上篇文章中小編帶來的RF采樣ADC的內(nèi)容。為增進(jìn)大家對(duì)RF采樣ADC的了解,本文將介紹如何保護(hù)RF采樣ADC的輸入。注意哦,本文僅為上篇,更多內(nèi)容大家可以搜索下篇哦。
任何高性能ADC,尤其是射頻采樣ADC,輸入或前端的設(shè)計(jì)對(duì)于實(shí)現(xiàn)所需的系統(tǒng)級(jí)性能而言很關(guān)鍵。很多情況下,射頻采樣ADC可以對(duì)幾百M(fèi)Hz的信號(hào)帶寬進(jìn)行數(shù)字量化。前端可以是有源(使用放大器)也可以是無源(使用變壓器或巴倫),具體取決于系統(tǒng)要求。無論哪種情況,都必須謹(jǐn)慎選擇元器件,以便實(shí)現(xiàn)在目標(biāo)頻段的最優(yōu)ADC性能。
簡(jiǎn)介
射頻采樣ADC采用深亞微米CMOS工藝技術(shù)制造,并且半導(dǎo)體器件的物理特性表明較小的晶體管尺寸支持的最大電壓也較低。因此,在數(shù)據(jù)手冊(cè)中規(guī)定的出于可靠性原因而不應(yīng)超出的絕對(duì)最大電壓,將當(dāng)前主流的射頻采樣ADC與之前的老器件相比,可以發(fā)現(xiàn)這個(gè)電壓值是變小的。
在使用ADC對(duì)輸入信號(hào)進(jìn)行數(shù)字量化的接收機(jī)應(yīng)用中,系統(tǒng)設(shè)計(jì)人員必須密切關(guān)注絕對(duì)最大輸入電壓。該參數(shù)直接影響ADC的使用壽命和可靠性。不可靠的ADC可能導(dǎo)致整個(gè)無線電系統(tǒng)無法使用,且更換成本也許非常巨大。
為了抵消過壓帶來的風(fēng)險(xiǎn),射頻采樣ADC集成了可以檢測(cè)高電平閾值的電路,允許接收機(jī)通過自動(dòng)增益控制(AGC)環(huán)路調(diào)節(jié)增益來進(jìn)行補(bǔ)償。但是,如果采用流水線型ADC,則與架構(gòu)相關(guān)的固有延遲可能導(dǎo)致輸入暴露于高電平之下,從而可能損害ADC輸入。本文討論了一種簡(jiǎn)單的方法來增強(qiáng)AGC環(huán)路,保護(hù)ADC。
輸入架構(gòu)
射頻采樣ADC可采用多種不同的設(shè)計(jì),最常見的一種是流水線架構(gòu),該架構(gòu)采用多級(jí)級(jí)聯(lián),將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。第一級(jí)最重要,可以是緩沖或未緩沖級(jí)。選擇哪種設(shè)計(jì)取決于設(shè)計(jì)要求和性能目標(biāo)。例如,一個(gè)帶緩沖器的ADC通常在頻率范圍內(nèi)具有更好的SFDR性能,但功耗比不帶緩沖器的ADC更高。
前端設(shè)計(jì)同樣會(huì)根據(jù)ADC是否有緩沖級(jí)而改變。沒有緩沖器的ADC需要使用額外的串聯(lián)電阻來處理輸入電荷反沖,它同樣會(huì)改善SFDR性能。圖1和圖2顯示了AD9625未緩沖和AD9680緩沖射頻采樣ADC的等效輸入電路簡(jiǎn)化圖。為簡(jiǎn)明起見,僅顯示單端輸入。
圖1. 未緩沖射頻采樣ADC輸入的等效電路
圖2. 緩沖射頻采樣ADC輸入的等效電路
無論采用何種架構(gòu),ADC輸入端可持續(xù)的絕對(duì)最大電壓由MOSFET能夠處理的電壓決定。緩沖輸入更復(fù)雜,且比未緩沖輸入功耗更大。ADC具有多種不同類型的緩沖器,最常見的一種是源極跟隨器。
故障機(jī)制
緩沖和未緩沖ADC的故障機(jī)制有所不同,但通常是在超出允許的最大柵極-源極電壓( (VGS))或漏極-源極電壓((VDS))時(shí)發(fā)生故障。這些電壓如圖3所示。
圖3. MOS晶體管的關(guān)鍵電壓
例如,假設(shè)VDS超過允許的最大電壓,則發(fā)生VDS擊穿故障,這通常在MOSFET處于關(guān)斷狀態(tài)且在漏極施加了相對(duì)于源極的過量電壓時(shí)發(fā)生。如果VGS超過允許的最大電壓,則它會(huì)導(dǎo)致VGS擊穿(亦稱為氧化層擊穿)。這通常在MOSFET處于導(dǎo)通狀態(tài)且在柵極施加了相對(duì)于源極的過量電壓時(shí)發(fā)生。
未緩沖ADC的故障機(jī)制
圖4顯示的是一個(gè)未緩沖ADC輸入。采樣過程由反相時(shí)鐘信號(hào)Φ和Φ控制,它們是MOSFET M1的采樣/保持信號(hào)以及MOSFET M2的復(fù)位信號(hào)。M1導(dǎo)通時(shí),M2關(guān)斷,且電容CSW跟蹤信號(hào)(采樣或跟蹤模式)。當(dāng)M1關(guān)斷時(shí),MDAC中的比較器作出判斷后M2導(dǎo)通,電容CSW復(fù)位。這樣可在采樣階段使采樣電容為下一次采樣做好準(zhǔn)備。該電路通常工作狀態(tài)優(yōu)良。
但是,高壓輸入使M2暴露在超出其漏源電壓的應(yīng)力之下。當(dāng)對(duì)輸入高壓進(jìn)行采樣(M1導(dǎo)通、M2關(guān)斷)時(shí),M2會(huì)暴露于較大的VDS之下,其在不足采樣時(shí)鐘半周期的時(shí)間內(nèi)處于關(guān)斷狀態(tài),但哪怕只是瞬時(shí)的暴露也會(huì)降低電路的可靠性,導(dǎo)致ADC隨時(shí)間失效。在復(fù)位模式下(M1關(guān)斷、M2導(dǎo)通),因M1的漏極上有輸入信號(hào),從而也會(huì)暴露于大的VDS電壓。
圖4. 未緩沖ADC輸入的故障模式
緩沖ADC的故障機(jī)制
圖5顯示的是一個(gè)緩沖ADC輸入。采樣和復(fù)位信號(hào)適用相同的時(shí)鐘方案。無論相位如何,當(dāng)緩沖器M3柵極暴露于高壓輸入時(shí),產(chǎn)生電流I1以及I2。電流源I1采用PMOS晶體管實(shí)現(xiàn),而I2采用NMOS晶體管實(shí)現(xiàn)。M3柵極上的高電壓導(dǎo)致I1和I2 MOSFET產(chǎn)生過大的VDS。此外,M3柵極上的高電壓還可導(dǎo)致氧化層擊穿。
圖5. 緩沖ADC輸入的故障模式
緩沖和未緩沖ADC的擊穿機(jī)制有所不同,因此絕對(duì)最大輸入電壓同樣有所不同。
以上便是此次小編帶來的“ADC”相關(guān)內(nèi)容,通過本文,希望大家對(duì)如何保護(hù)RF采樣ADC的輸入具備一定的了解。如果你喜歡本文,不妨持續(xù)關(guān)注我們網(wǎng)站哦,小編將于后期帶來更多精彩內(nèi)容。最后,十分感謝大家的閱讀,have a nice day!