一、基礎(chǔ)知識
1、邏輯值
邏輯0:表示低電平,也就對應(yīng)我們電路GND
;邏輯1:表示高電平,也就是對應(yīng)我們電路的VCC
;邏輯X:表示未知,有可能是高電平,也有可能是低電平;邏輯Z:表示高阻態(tài),外部沒有激勵信號,是一個懸空狀態(tài)
。2、進(jìn)制格式
Verilog數(shù)字進(jìn)制格式包括二進(jìn)制、八進(jìn)制、十進(jìn)制和十六進(jìn)制。一般常用的為二進(jìn)制、十進(jìn)制和十六進(jìn)制。二進(jìn)制表示如下:4b0101表示4位二進(jìn)制數(shù)字0101十進(jìn)制表示如下:4'd2表示4位十進(jìn)制數(shù)字2(二進(jìn)制0010)十六進(jìn)制表示如下:4ha表示4位十六進(jìn)制數(shù)字a(二進(jìn)制1010)16'b1001 1010 1010 1001=16'h9AA93、標(biāo)識符
標(biāo)識符(identifier)用于定義模塊名、端口名、信號名等。標(biāo)識符可以是任意一組字母、數(shù)字、$符號和(下劃線)符號的組合;但標(biāo)識符的第一個字符必須是字母或者下劃線;標(biāo)識符是區(qū)分大小寫的;4、標(biāo)識符推薦寫法
不建議大小寫混合使用;普通內(nèi)部信號建議全部小寫;信號命名最好體現(xiàn)信號的含義,簡潔、清晰、易懂;以下是一些推薦的寫法:- 1、用有意義的有效的名字如
sum
、cpu_addr
等。 - 2、用下劃線區(qū)分詞,如
cpu addr
。 - 3、采用一些前綴或后綴,比如時鐘采用clk前綴:
clk_50
,clk_cpu
;
二、數(shù)據(jù)類型
在Verilog 語言中,主要有三大類數(shù)據(jù)類型。寄存器數(shù)據(jù)類型、線網(wǎng)數(shù)據(jù)類型和參數(shù)數(shù)據(jù)類型。從名稱中,我們可以看出,真正在數(shù)字電路中起作用的數(shù)據(jù)類型應(yīng)該是寄存器數(shù)據(jù)類型和線網(wǎng)數(shù)據(jù)類型。1、寄存器類型
寄存器表示一個抽象的數(shù)據(jù)存儲單元,通過賦值語句可以改變寄存器儲存的值寄存器數(shù)據(jù)類型的關(guān)鍵字是reg,reg類型數(shù)據(jù)的默認(rèn)初始值為不定值x。always語句
和initial語句
中被賦值。如果該過程語句描述的是時序邏輯,即always語句帶有時鐘信號,則該寄存器變量對應(yīng)為觸發(fā)器;如果該過程語句描述的是組合邏輯,即always語句不帶有時鐘信號,則該寄存器變量對應(yīng)為硬件連線;//計數(shù)器對系統(tǒng)時鐘計數(shù),計時0.2秒always?@(posedge?sys_clk?or?negedge?sys_rst_n)?begin
????if?(!sys_rst_n)
????????counter?<=?24'd0;
????else?if?(counter?24'd999_9999)
????????counter?<=?counter? ?1'b1;
????else
????????counter?<=?24'd0;
end
//通過移位寄存器控制IO口的高低電平,從而改變LED的顯示狀態(tài)
always?@(posedge?sys_clk?or?negedge?sys_rst_n)?begin
????if?(!sys_rst_n)
????????led?<=?4'b0001;
????else?if(counter?==?24'd999_9999)?
????????led[3:0]?<=?{led[2:0],led[3]};
????else
????????led?<=?led;
end
2、線網(wǎng)類型
線網(wǎng)數(shù)據(jù)類型表示結(jié)構(gòu)實(shí)體(例如門)之間的物理連線。線網(wǎng)類型的變量不能儲存值,它的值是由驅(qū)動它的元件所決定的。驅(qū)動線網(wǎng)類型變量的元件有門、連續(xù)賦值語句、assign等。如果沒有驅(qū)動元件連接到線網(wǎng)類型的變量上,則該變量就是高阻的,即其值為z。線網(wǎng)數(shù)據(jù)類型包括wire型
和tri型
,其中最常用的就是wire類型。3、參數(shù)類型
參數(shù)其實(shí)就是一個常量,在Verilog HDL中用parameter定義常量。我們可以一次定義多個參數(shù),參數(shù)與參數(shù)之間需要用逗號隔開。每個參數(shù)定義的右邊必須是一個常數(shù)表達(dá)式。三、運(yùn)算符
1、算數(shù)運(yùn)算符
2、關(guān)系運(yùn)算符
3、邏輯運(yùn)算符
4、條件操作符
5、位運(yùn)算符
6、移位運(yùn)算符
7、拼接運(yùn)算符
8、優(yōu)先級運(yùn)算符
四、模塊結(jié)構(gòu)
Verilog的基本設(shè)計單元是“模塊"(block)。一個模塊是由兩部分組成的,一部分描述接口,另一部分描述邏輯功能。時鐘信號的上升沿
或者復(fù)位信號的下降沿到
來,就執(zhí)行begin
與end
之間的代碼。如果產(chǎn)生了復(fù)位信號(低電平),計數(shù)器清0,如果計數(shù)器的值小于10000000,計數(shù)器的值就 1,如果沒有產(chǎn)生復(fù)位信號和計數(shù)值不小于10000000,計數(shù)器的值就為0。在這個always塊中,邏輯是順序執(zhí)行的。第二個always塊代碼的意思:如果時鐘信號的上升沿
或者復(fù)位信號的下降沿到
來,就執(zhí)行begin
與end
之間的代碼。如果產(chǎn)生了復(fù)位信號(低電平),led0點(diǎn)亮,如果計數(shù)器的值小于10000000,led0-3順序點(diǎn)亮,如果沒有產(chǎn)生復(fù)位信號和計數(shù)值不小于10000000,led燈狀態(tài)保持不變。在這個always塊中,邏輯是順序執(zhí)行的。但是這個always塊代碼是并行執(zhí)行的,也就是說時鐘信號一直在產(chǎn)生。功能定義部分有三種方法:- 1、assign語句描述組合邏輯
- 2、always語句描述組合/時序邏輯
- 3、例化實(shí)例元件
五、結(jié)構(gòu)語句
1、initial和always語句
initial語句它在模塊中只執(zhí)行一次。它常用于測試文件的編寫,用來產(chǎn)生仿真測試信號(激勵信號),或者用于對存儲器變量賦初值。always 語句一直在不斷地重復(fù)活動。但是只有和一定的時間控制結(jié)合在一起才有作用。initial語句
常用于測試文件,在測試文件中初始化使用。比如上面的代碼首先始終信號初始化為0,之后在always語句中讓其10個時鐘周期翻轉(zhuǎn)一次,就達(dá)到了時鐘的要求。復(fù)位信號最開始為低電平,然后延時20個時鐘周期就拉高。觸摸按鍵信號最開始為低電平,延時10和時鐘周期后拉高,再延時30個時鐘周期再拉低,延時110個時鐘周期再拉高,再延時30個時鐘周期再拉低。always的時間控制可以是沿觸發(fā),也可以是電平觸發(fā);可以是單個信號,也可以是多個信號,多個信號中間要用關(guān)鍵字or連接。always 語句后緊跟的過程塊是否運(yùn)行,要看它的觸發(fā)條件是否滿足。2、組合邏輯和時序邏輯電路
根據(jù)邏輯功能的不同特點(diǎn),可以將數(shù)字電路分成兩大類:組合邏輯電路和時序邏輯電路。- 組合邏輯電路中,任意時刻的輸出僅僅取決于該時刻的輸入,與電路原來的狀態(tài)無關(guān)。
- 時序邏輯電路中,任時刻的輸出不僅取決于當(dāng)時的輸入信號,而且還取決于電路原來的狀態(tài)?;蛘哒f還與以前的輸入有關(guān),因此時序邏輯必須具備記憶功能。
3、賦值語句
Verilog HDL 語言中,信號有兩種賦值方式1、阻塞賦值(blocking),如b=a2、非阻塞賦值(Non_Blocking),如b<=a3.1、阻塞賦值
阻塞賦值可以認(rèn)為只有一個步驟的操作:即計算RHS(左側(cè))并更新LHS(右側(cè))。所謂阻塞的概念是指,在同一個always塊中,后面的賦值語句是在前一句賦值語句結(jié)束后才開始賦值的。module?block_nonblock(Clk,Rst_n,a,b,c,out)??input?Clk;
??input?Rst_n;
??input?a;
??input?b;
??input?c;
??output?reg?[1:0]?out;
//?out?a? ?b? ?c;最大值為3,所以應(yīng)該定義為2位的位寬
//?d?=?a b;
//?out?=?d c;
??reg?[1:0]d;//定義一個中間變量
always?@(posedge?Clk?or?negedge?Rst_n)
??if?(!Rst_n)
????out?=?2'b0;
??else??begin?
????d???=?a b;
????out?=?d c;
???end
???
endmodule
??input?Clk;
??input?Rst_n;
??input?a;
??input?b;
??input?c;
??output?reg?[1:0]?out;
??reg?[1:0]d;//定義一個中間變量
always?@(posedge?Clk?or?negedge?Rst_n)
??if?(!Rst_n)
????out?=?2'b0;
??else??begin?????
????out?=?d c;
????d???=?a b;
???end
???
endmodule
3.2、非阻塞賦值
非阻塞賦值的操作過程可以看作兩個步驟(1)賦值開始的時候,計算RHS(左側(cè));(2)賦值結(jié)束的時候,更新LHS(右側(cè))。所謂非阻塞的概念是指,在計算非阻塞賦值的RHS以及更新LHS期間,允許其他的非阻塞賦值語句同時計算RHS和更新LHS。非阻塞賦值只能用于對寄存器類型的變量進(jìn)行賦值,因此只能用在initial塊和always塊等過程塊中。還是用上面的例子module?block_nonblock(Clk,Rst_n,a,b,c,out)??input?Clk;
??input?Rst_n;
??input?a;
??input?b;
??input?c;
??output?reg?[1:0]?out;
??reg?[1:0]d;//定義一個中間變量
always?@(posedge?Clk?or?negedge?Rst_n)
??if?(!Rst_n)
????out?=?2'b0;
??else??begin?
????d???<=?a b;??
????out?<=?d c;??
???end???
endmodule
生成效果如下:
??input?Clk;
??input?Rst_n;
??input?a;
??input?b;
??input?c;
??output?reg?[1:0]?out;
??reg?[1:0]d;//定義一個中間變量
always?@(posedge?Clk?or?negedge?Rst_n)
??if?(!Rst_n)
????out?=?2'b0;
??else??begin?
????out?<=?d c;
????d???<=?a b;????
???end???
endmodule
組合邏輯
(電平觸發(fā))的always 塊中用阻塞賦值=
,綜合成組合邏輯的電路結(jié)構(gòu);這種電路結(jié)構(gòu)只與輸入電平的變化有關(guān)系。2、在描述時序邏輯
(沿觸發(fā))的always 塊中用非阻塞賦值=
,綜合成時序邏輯的電路結(jié)構(gòu);這種電路結(jié)構(gòu)往往與觸發(fā)沿有關(guān)系,只有在觸發(fā)沿時才可能發(fā)生賦值的變化。“注意:在同一個always塊中不要既用非阻塞賦值又用阻塞賦值
不充許在多個always塊中對同一個變量進(jìn)行賦值!因?yàn)樵诙鄠€always塊中代碼時并行執(zhí)行的。”一般在設(shè)計中掌握以下六個原則,可解決在綜合后仿真中出現(xiàn)絕大多數(shù)的冒險競爭問題。1)時序電路(沿觸發(fā)的always塊)建模時,用非阻塞賦值;2)鎖存器電路建模時,用非阻塞賦值;3)用always塊建立組合邏輯(電平觸發(fā)的always塊)模型時,用阻塞賦值;4)在同一個always塊中建立時序和組合邏輯電路時,用非阻塞賦值:5)在同一個always塊中不要既用非阻塞賦值又用阻塞賦值;6)不要在一個以上的always塊中為同一個變量賦值。4、條件語句
條件語句必須在過程塊中使用。過程塊語句是指由initial語句和always語句引導(dǎo)的塊語句。4.1 if_else語句
if(la)等同于if(a!=1)
2、
if語句
對表達(dá)式的值進(jìn)行判斷,若為0,x,z,則按假處理;若為1,按真處理。3、if和else
后面的操作語句可以用begin和end
包含多個語句。4、允許if語句的嵌套
。4.1 case語句
case語句(多分支選擇語句)1、分支表達(dá)式的值互不相同;2、所有表達(dá)式的位寬必須相等;不能用’bx
來代替n'bx
3、casez比較時,不考慮表達(dá)式中的高阻值4、casex不考慮高阻值z和不定值x注意
if_else
需要配對,一個if語句就應(yīng)該必須有一個else語句。好處是避免latch產(chǎn)生。latch
是一個鎖存器,在數(shù)字電路中l(wèi)atch是一個電平觸發(fā)的存儲器,觸發(fā)器是一個邊沿觸發(fā)的存儲器。在編寫veilog語句中應(yīng)避免產(chǎn)生無畏鎖存器,鎖存器只在組合邏輯電路中產(chǎn)成,而鎖存器會導(dǎo)致電路生成的毛刺比較多,還會影響我們對整個電路的時序分析。什么樣的情況下會產(chǎn)生這個鎖存器呢?首先在組合邏輯電路中,如果我們有if語句
但是沒有相應(yīng)的else語句
,他就有可能產(chǎn)生鎖存器。第二點(diǎn),比如case語句,如果我們的case語句沒有給完全,沒有列舉完所有應(yīng)該的產(chǎn)生的case語句,就應(yīng)該寫一個default
,否則也會生成一個鎖存器。-END-
|?整理文章為傳播相關(guān)技術(shù),版權(quán)歸原作者所有?|
|?如有侵權(quán),請聯(lián)系刪除?|
往期好文合集(點(diǎn)擊下劃線跳轉(zhuǎn)閱讀)
知乎熱議:嵌入式開發(fā)中C 好用嗎?
知乎超熱門話題:為什么要考985?
知乎:硬件和軟件哪個吃香??