據(jù)介紹,這個使用臺積電16nm工藝打造的FPGA擁有350億個晶體管、900萬個系統(tǒng)邏輯單元、每秒高達(dá)1.5 Terabit的DDR4存儲器帶寬、每秒高達(dá)f 4.5 Terabit的收發(fā)器帶寬和過2,000個用戶I/O。
這個有史以來單顆芯片擁有最高邏輯密度和最大I/O數(shù)量的FPGA能夠?yàn)槲磥碜钕冗M(jìn)ASIC和SoC技術(shù)的模擬與原型設(shè)計提供支持;同時,也將廣泛支持測試測量、計算、網(wǎng)絡(luò)、航空航天和國防等相關(guān)應(yīng)用。
尤其是在對人工智能 (AI)、機(jī)器學(xué)習(xí) (ML)、視頻處理和傳感器融合等領(lǐng)域的領(lǐng)先算法支持方面。相比上一代業(yè)界最大容量FPGA ( 20 nm 的 UltraScale 440 FPGA ) ,VU19P將容量擴(kuò)大了1.6倍。
我們知道,在現(xiàn)代的芯片設(shè)計中,利用FPGA來做相關(guān)的設(shè)計驗(yàn)證是當(dāng)中很重要的一環(huán)。但過去幾年,因?yàn)槿斯ぶ悄?機(jī)器學(xué)習(xí), 5G, 汽車 , 視覺,和 超大規(guī)模 ASIC及SoC需求的增加,待驗(yàn)證芯片的增長速度,遙遙領(lǐng)先于用于驗(yàn)證的FPGA容量的提升。那就意味著我們?nèi)绻雽?shí)現(xiàn)相關(guān)的設(shè)計的驗(yàn)證,就不得不把設(shè)計拆分成幾個部分,在不多個FPGA上驗(yàn)證。這樣不但會給方案部署帶來嚴(yán)峻的挑戰(zhàn),也給開發(fā)者帶來了巨大的成本壓力。但在大容量的新FPGA面世之后,相應(yīng)問題會獲得一定程度的緩解。
賽靈思產(chǎn)品線市場營銷與管理高級總監(jiān)Sumit Shah表示:“VU19P不僅能幫助開發(fā)者加速硬件驗(yàn)證,還能助其在ASIC或SoC可用之前就能提前進(jìn)行軟件集成。VU 19P是賽靈思刷新世界記錄的第三代FPGA。第一代是 Virtex-7 2000T,第二代是Virtex UltraScale VU440,現(xiàn)在是第三代 VirtexUltraScale+ VU19P。VU19P所帶來的不僅僅是尖端的芯片技術(shù),同時我們還為之提供了可靠且業(yè)經(jīng)驗(yàn)證的工具流和IP支持。”
他們進(jìn)一步指出,通過一系列調(diào)試工具、可視化工具和IP支持,VU19P為客戶快速設(shè)計和驗(yàn)證新一代應(yīng)用與技術(shù)提供了一個全面的開發(fā)平臺。軟硬件協(xié)同驗(yàn)證支持開發(fā)者在取得實(shí)體器件之前就能提前著手啟動軟件與定制功能的實(shí)現(xiàn)。此外,通過使用賽靈思Vivado?設(shè)計套件,可以協(xié)同優(yōu)化設(shè)計流程,從而降低成本、減輕流片風(fēng)險、提高效率并加速產(chǎn)品上市進(jìn)程。
ARM設(shè)計服務(wù)總監(jiān)Tran Nguyen也強(qiáng)調(diào):“ARM依靠賽靈思器件作為驗(yàn)證我們新一代處理器IP和SoC技術(shù)的工藝。全新推出的VU19P將支持Arm及 我們生態(tài)系統(tǒng)中的眾多其他合作伙伴,加速實(shí)現(xiàn)設(shè)計、開發(fā)和驗(yàn)證我們最宏偉的技術(shù)路線圖。”