SiFive和CEVA在機(jī)器學(xué)習(xí)處理器領(lǐng)域展開(kāi)合作
掃描二維碼
隨時(shí)隨地手機(jī)看文章
SiFive日前宣布和CEVA合作,以實(shí)現(xiàn)針對(duì)批量最終市場(chǎng)的超低功耗領(lǐng)域特定Edge AI處理器的設(shè)計(jì)和創(chuàng)建。作為SiFive DesignShare計(jì)劃的一部分,該合作伙伴關(guān)系以RISC-V CPU,CEVA的DSP內(nèi)核,AI處理器和軟件為中心,這些產(chǎn)品將用在一系列終端市場(chǎng)SoC中,包括神經(jīng)網(wǎng)絡(luò)推斷成像,計(jì)算機(jī)視覺(jué),語(yǔ)音識(shí)別和傳感器融合等應(yīng)用,場(chǎng)景包括智能家居,汽車,機(jī)器人技術(shù),安全和監(jiān)視,增強(qiáng)現(xiàn)實(shí),工業(yè)和物聯(lián)網(wǎng)。
邊緣機(jī)器學(xué)習(xí)處理
隨著設(shè)備的處理工作量越來(lái)越多地包括傳統(tǒng)軟件和高效的深度神經(jīng)網(wǎng)絡(luò)的組合,為了追求最大化性能,電池壽命并添加新的智能功能,邊緣處理的機(jī)器學(xué)習(xí)處理的特定領(lǐng)域SoC逐漸成為主流。此外由于安全,隱私和延遲方面的考慮,基于云的AI推理不適用于許多此類設(shè)備。SiFive和CEVA通過(guò)開(kāi)發(fā)一系列領(lǐng)域特定的可擴(kuò)展邊緣AI處理器設(shè)計(jì)來(lái)直接解決這些挑戰(zhàn),并在性能、功效和成本之間取得最佳平衡。
CAI屢獲殊榮的CDNN深度神經(jīng)網(wǎng)絡(luò)機(jī)器學(xué)習(xí)軟件編譯器支持Edge AI SoC,該編譯器為CEVA-XM視覺(jué)處理器,CEVA-BX音頻DSP和NeuPro AI處理器創(chuàng)建了完全優(yōu)化的運(yùn)行時(shí)軟件。 CDNN面向大眾市場(chǎng)的嵌入式設(shè)備,將廣泛的網(wǎng)絡(luò)優(yōu)化,高級(jí)量化算法,數(shù)據(jù)流管理以及經(jīng)過(guò)全面優(yōu)化的CNN和RNN計(jì)算庫(kù)整合到一個(gè)整體解決方案中,從而可以將經(jīng)過(guò)云訓(xùn)練的AI模型部署在邊緣設(shè)備上用于推理處理。 CEVA還將基于CEVA-XM和NeuPro架構(gòu)為合作伙伴和開(kāi)發(fā)人員提供一個(gè)完整的開(kāi)發(fā)平臺(tái),以支持使用CDNN開(kāi)發(fā)面向任何高級(jí)網(wǎng)絡(luò)的深度學(xué)習(xí)應(yīng)用程序,以及用于音頻和語(yǔ)音預(yù)編碼的DSP工具和庫(kù)和后處理工作量。
SiFive DesignShare計(jì)劃
SiFive DesignShare IP計(jì)劃為尋求與領(lǐng)先供應(yīng)商合作以提供預(yù)先集成的IP,提供簡(jiǎn)化的流程,以將新SoC推向市場(chǎng)。作為SiFive的商業(yè)模型的一部分,當(dāng)其準(zhǔn)備投入批量生產(chǎn)時(shí),再進(jìn)行IP許可授權(quán),DesignShare IP計(jì)劃的靈活性和選擇降低了合同談判和許可協(xié)議的復(fù)雜性,從而通過(guò)更簡(jiǎn)單的原型制作,減少了法律法規(guī)和預(yù)付款等弊端。
CEVA全球銷售執(zhí)行副總裁Issachar Ohana表示:“ CEVA與SiFive的合作關(guān)系使Edge AI SoC的創(chuàng)建可以快速,專業(yè)地針對(duì)工作負(fù)載進(jìn)行定制,同時(shí)還保留了支持機(jī)器學(xué)習(xí)新創(chuàng)新的靈活性。我們市場(chǎng)領(lǐng)先的DSP和AI處理器,再加上CDNN機(jī)器學(xué)習(xí)軟件編譯器,使這些AI SoC能夠簡(jiǎn)化在智能設(shè)備中經(jīng)過(guò)云訓(xùn)練的AI模型的部署,提供出色的邊緣計(jì)算產(chǎn)品。”
SiFive總裁兼首席執(zhí)行官Naveed Sherwani博士說(shuō):“實(shí)現(xiàn)面向未來(lái)的,技術(shù)領(lǐng)先的處理器設(shè)計(jì)是SiFive技術(shù)路線圖的關(guān)鍵一步。AI模型的快速發(fā)展以及對(duì)低功耗,低延遲和高性能的要求,要求一種靈活,可擴(kuò)展的IP和SoC設(shè)計(jì)方法,CEVA/SiFive聯(lián)合產(chǎn)品組合正是該技術(shù)的絕佳定位??煽s短產(chǎn)品上市時(shí)間,同時(shí)降低了差異化產(chǎn)品的設(shè)計(jì)門(mén)檻。”