介紹基于DDS的信號發(fā)生器工作原理和設(shè)計過程,并對關(guān)鍵模塊及外圍電路進行了仿真和誤差分析。經(jīng)功能驗證和分析測試,達到了預(yù)定的各項技術(shù)指標。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調(diào)整的高性能信號發(fā)生器設(shè)計方法。采用該設(shè)計法將有效地降低開發(fā)成本,提高設(shè)計效率,并具有一定的工程指導(dǎo)意義和實用價值。
摘要:分析了各種多諧振蕩器的電路結(jié)構(gòu)及工作原理,并利用Multisiml0.0對部分電路進行了仿真,重點介紹了單穩(wěn)型多諧振蕩器,討論集成單穩(wěn)態(tài)觸發(fā)器74121定時元件RC對暫穩(wěn)態(tài)的影響以及單穩(wěn)型多諧振蕩器的應(yīng)用。Multis
由上下拉電阻的作用引出本文的內(nèi)容,OC和OD門OC(open collector)是集電極開路,必須外界上拉電阻和電源才能將開關(guān)電平作為高低電平用。否則它一般只作為開關(guān)大電壓和大電流負載,所以又叫做驅(qū)動門電路。集電極開路
因為電容的充電需要一定的時間,所以可以利用電容來實現(xiàn)硬件的延時。在電容在4.7uF以上,我們通常選用電解電容,特點是精度小,容量大。小容量電容為瓷片電容,一般為貼片式的,也有插件式的。特點容量小,精度高。