電路原理簡介 該電路如圖3-1所示。當開
機接通電源后,由于電容c1來不及充電.555的②和
⑥腳處于高電平,③腳輸出低電平。隨著電容Cl充
電,555的②和⑥腳電位開始下降,.直到②腳電位低于
Vcc時,電路發(fā)生翻轉(zhuǎn),輸出端U{.由低電平變?yōu)楦唠?br />
平,并一直保持下去。c開機疆遲時間·Av手1.IRC。二’
極管VD是為電源斷電后電容C放電而設置的,這種
電路一般用來控制電源電路的延遲接通。
(2)元器件參數(shù)選擇元器件的選用如圖3-1所
示,蕪特殊要求。
(3) 555開機延時輸出高電平電路如圖3-1所示。