555內(nèi)部電路結(jié)構(gòu)與萬(wàn)用表測(cè)試555芯片的性能
掃描二維碼
隨時(shí)隨地手機(jī)看文章
首先介紹下555的內(nèi)部電路結(jié)構(gòu),如下,其中,三極管起控制作用,A1為反向比較器,A2為同向比較器,比較器的基準(zhǔn)電壓由電源電壓+Vcc及內(nèi)部電阻的分壓比決定。RS觸發(fā)器具有復(fù)位控制功能,可控制三極管的導(dǎo)通與截止。
555內(nèi)部電路
》》》》觸摸開(kāi)關(guān)電路
555組成單穩(wěn)態(tài)觸發(fā)器可以用作觸摸開(kāi)關(guān),電路如下,其中M為觸摸金屬片或者導(dǎo)線,無(wú)觸發(fā)脈沖輸入時(shí),555的輸出V0為“0”,發(fā)光二極管D不亮。當(dāng)用手觸摸金屬片M時(shí)。相當(dāng)于端口2輸入一個(gè)負(fù)脈沖,555的內(nèi)部比較器A2翻轉(zhuǎn),使輸出V0變?yōu)楦唠娖?ldquo;1”,發(fā)光二極管亮,直至電容C上的電壓充到Vc=2Vcc/3為止。二極管亮的時(shí)間Tp=1.1RC=1.1s。下圖中電路可用于觸摸報(bào)警,觸摸報(bào)時(shí),觸摸控制等,電路輸出信號(hào)的高低電平與數(shù)字邏輯電平兼容。圖中,C1為高頻濾波電容,以保持2Vcc/3的基準(zhǔn)電壓穩(wěn)定,一般取0.01uF, C2用來(lái)濾波電源電流跳變引入的高頻干擾,一般取0.01uF ~0.1uF.
》》》》分頻電路
由555組成的單穩(wěn)態(tài)觸發(fā)器可以構(gòu)成分屏系數(shù)很大的分頻電路,如下圖,設(shè)輸入信號(hào)Vi 為一列脈沖串,第一個(gè)負(fù)脈沖觸發(fā)2端后,輸出V0變?yōu)楦唠娖剑娙軨開(kāi)始充電,如果RC》》TI ,由于Vc 未達(dá)到2Vcc/3, V0將一直保持為高電平,T截止。這段時(shí)間內(nèi),輸入負(fù)脈沖不起作用。當(dāng)Vc 達(dá)到2Vcc/3時(shí),輸出V0很快變?yōu)榈碗娖?,下一個(gè)負(fù)脈沖來(lái)到,輸出又跳為高電平,電容C開(kāi)始充電,如此周而復(fù)始。
輸出脈沖延遲時(shí)間tp=1.1RC 輸出脈沖周期T0=NTI
分頻系數(shù)N主要由延遲時(shí)間tp決定,由于RC時(shí)間常數(shù)可以取得很大,故可獲得很大的分頻系數(shù)。
》》》》兩級(jí)定時(shí)器
如下是由一片556(雙555)組成的兩級(jí)定時(shí)器電路,第一級(jí)定時(shí)器被開(kāi)關(guān)S觸發(fā)時(shí)產(chǎn)生延遲脈沖A驅(qū)動(dòng)繼電器K1, A的延遲時(shí)間 t1 = ~1.1 R1xC 1
A 脈沖結(jié)束時(shí)產(chǎn)生的負(fù)跳變又觸發(fā)第二級(jí)定時(shí)器,產(chǎn)生延時(shí)脈沖B,驅(qū)動(dòng)繼電器K2 ,B 的延遲時(shí)間 t2= ~ 1.1R2xC2
這樣,每觸發(fā)一次開(kāi)關(guān)S,可自動(dòng)完成繼電器K1和K2的啟動(dòng)與復(fù)位,因此該電路可以實(shí)現(xiàn)時(shí)序操作及控制。
萬(wàn)用表測(cè)試555芯片性能
1.555芯片靜態(tài)功耗的測(cè)試
555時(shí)基電路簡(jiǎn)稱555,是一個(gè)用途甚廣的電路。下面介紹用萬(wàn)用表對(duì)555時(shí)基電路的測(cè)試方法。
圖1所示為萬(wàn)用表對(duì)555靜態(tài)功耗的測(cè)試電路。 所謂靜態(tài)功耗,就是指電路無(wú)負(fù)載時(shí)的功耗。在這里,用萬(wàn)用表的直流電壓50 V檔測(cè)出UCC值(按廠家測(cè)試條件Ucc=15 V),再用萬(wàn)用表的直流電流10 mA檔串入電源與555的⑧腳之間,測(cè)得的數(shù)值即為靜態(tài)電流,用靜態(tài)電流乘以電源電壓即為靜態(tài)功耗。通常,靜態(tài)電流小于8 mA為合格。
2.555芯片的輸出電平測(cè)試方法
測(cè)試方法如圖2所示。
在555的輸出端接萬(wàn)用表(將量程開(kāi)關(guān)撥至直流電壓50 V檔)。斷開(kāi)開(kāi)關(guān)S時(shí),555的③腳輸出高電平,萬(wàn)用表測(cè)得其值大于14 V;閉合s時(shí),555的③腳輸出低電平(0 V)。
3.555芯片輸出電流的測(cè)試
測(cè)試電路如圖3所示。
在555的②腳加一個(gè)低于Ucc/3(即1/3&TImes;15 V=5 V)的低電位,也可用一只阻值為100 kQ的電阻器將555的②腳與①腳碰一下,這時(shí)萬(wàn)用表顯示的即為輸出電流;然后還用這只電阻器, 將555的⑥腳與⑧腳碰一下,若此時(shí)萬(wàn)用表的顯示為零,則表明555時(shí)基電路可靠截止。進(jìn)行以上操作時(shí),將萬(wàn)用表的量程開(kāi)關(guān)撥至電流1000 mA檔。