4又2分之一位智能電壓表電路
由MAX1494構(gòu)成4%位智能電壓表的電路,如圖5-30所示。采用單電源供電時(shí),在模擬電源輸入端
與數(shù)字電源輸人端必須加退耦電路。電源退耦電路由小電感L和電容CZ—C6組成。L為用鐵氧體材料制成
的磁珠,亦可用100的小電阻來(lái)代替。Ci、G用來(lái)濾除模擬輸入端的干擾電壓。通過(guò)電阻R.、R2可設(shè)定
低電壓指示的闡值電壓。
在設(shè)計(jì)印制電路板時(shí)要注意以下事項(xiàng):
第一?盡量避免在公共數(shù)字地線附近布線,因?yàn)檫@會(huì)導(dǎo)致噪聲電壓增大;而在靠近公共模擬地線的位
置上布線,可使噪聲電壓為最小。
第二,時(shí)鐘信號(hào)線應(yīng)盡量短捷,不得與其他引線交叉,以免造成干擾。
第三,數(shù)字信號(hào)與模擬信號(hào)應(yīng)分開布線,避免交叉。