摘要:現(xiàn)行的機載雷達一般都采用電視體制的PAL制或VGA制式,這兩種信號均為模擬信號,模擬信號在用于現(xiàn)代的液晶顯示時,要經(jīng)歷先D /A后A/D的變換,經(jīng)過變換后信號必然有所損失,為了避免這種損失,提出了一種使用高速數(shù)字接口——DVI的顯示方式,此種顯示方式可完全保證數(shù)字視頻在顯示過程中不會引進任何損失,本設(shè)計已成功運用到一款機栽雷達中,使得該雷達的顯示分辯率和穩(wěn)定度均有較大提升,本設(shè)計使用SiI1160為接口器件,數(shù)字視頻形成電路由FPGA構(gòu)成,實驗證明此種設(shè)計穩(wěn)定可靠,完全達到產(chǎn)品要求。
關(guān)鍵詞:DVI接口;VGA;機載雷達;現(xiàn)場可編程邏輯門陣列
目前大多數(shù)機載雷達與顯示設(shè)備之間都是通過PAL制視頻信號或模擬VGA接口連接傳輸,機載雷達內(nèi)部以數(shù)字方式生成的顯示圖像信息,被顯示接口中的D/A(數(shù)字/模擬)轉(zhuǎn)換器轉(zhuǎn)變?yōu)镽、G、B三原色信號和行、場同步信號或是含有同步的全電視信號,信號通過電纜傳輸?shù)斤@示設(shè)備中。對于模擬顯示設(shè)備,如模擬CRT顯示器,信號被直接送到相應的處理電路,驅(qū)動控制顯像管生成圖像。而對于LCD、LED、DLP等數(shù)字顯示設(shè)備,顯示設(shè)備中需配置相應的A/D(模擬/數(shù)字)轉(zhuǎn)換器,將模擬信號轉(zhuǎn)變?yōu)閿?shù)字信號。在經(jīng)過D/A和A/D兩次轉(zhuǎn)換后,不可避免地造成了一些圖像細節(jié)的損失。由于目前大多數(shù)機載顯示設(shè)備都是LCD、LED、DLP等數(shù)字顯示設(shè)備,為了減少不必要的信息損失,DVI等數(shù)字顯示接口越來越多地被運用到機載雷達中。
1 DVI簡介
1999年,由Silicoil Image、Intel、Compaq、IBM、HP、NEC、Fuiitsu等公司共同組成數(shù)字顯示工作組(DDWG,DigitalDisplayWorking Group)推出的數(shù)字顯示接口(DVI,Digital VisualInterface)標準。
DVI標準由DDWG于1994年4月正式推出,它的基礎(chǔ)是Silicon Image公司的PanalLink接口技術(shù),PanalLink接口技術(shù)采用的是最小化傳輸差分信號(TMDS,Transition Mini-mizedDifferential Signaling)作為基本電氣連接。計算機中生成的圖像信息傳送到顯示處理單元(顯卡)中,經(jīng)處理并編碼成數(shù)據(jù)信號,數(shù)據(jù)信號中包含了一些像素信息、同步信息以及一些控制信息,信息通過三個通道輸出。同時還有一個通道用來傳送使發(fā)送和接收端同步的時鐘信號。每一個通道中的數(shù)據(jù)以差分信號方式傳輸,因此每一個通道需要2根傳輸線。由于采用差分信號傳輸,數(shù)據(jù)發(fā)送和接收中識別的都是壓差信號,因此傳輸線纜長度對信號影響較小,可以實現(xiàn)遠距離的數(shù)據(jù)傳輸。在接收端對接收到的數(shù)據(jù)進行解碼,并處理生成圖像信息供數(shù)字顯示設(shè)備顯示,在DVI標準中對接口的物理方式、電氣指標、時鐘方式、編碼方式、傳輸方式、數(shù)據(jù)格式等進行了嚴格的定義和規(guī)范,對于數(shù)字顯示設(shè)備,由于沒有D/A和A/D轉(zhuǎn)換過程,避免了圖像細節(jié)的丟失,從而保證了計算機生成圖像的完整再現(xiàn)。在DVI接口標準中還增加了一個熱插拔監(jiān)測信號,從而真正實現(xiàn)了即插即用。
DVl有DVI1.0和DVI2.0兩種標準,其中DVI1.0僅用了其中的一組信號傳輸信道(data0~data2),傳輸圖像的最高像素時鐘為165 M,信道中的最高信號傳輸碼流為1.65 GHz,最高分辨率可達1 600x1 200x60。而DVI2.0則用了全部的兩組信號傳輸信道(data0~data5),傳輸圖像的最高像素時鐘為330 M,可支持1 920x1 280分辨率,支持HDMI格式,每組信道中的最高信號傳輸碼流也為1.65 GHz。
DVI信號在傳輸過程中有其特殊性,即由于數(shù)據(jù)碼流過快,使得傳輸距離有限,以1 600×1 200×60為例,按規(guī)定,可傳輸5m,在目前的實際應用中,可完成7m左右,以1 280x1 024x70為例,可傳輸10 m;1 024x768x75能傳到13~14 m。
2 DVI種類及參數(shù)
DVI接頭有3種,分別是DVI—Digital(DVI—D)、DVI—Analog(DVI—A)跟DVI—Integrated(DVI—I)。DVI—Digital(DVI—D)只支持數(shù)字顯示的設(shè)備,DVI—Analog(DVI—A)只有支持模擬顯示的設(shè)備,DVI—Integrated(DVI-I)則是支持數(shù)字顯示跟模擬顯示。從接口定義上可以看出,DVI—I實際上是在DVI—D的基礎(chǔ)上增加了模擬接口。之所有會有這樣的搭配,因為DVI雖然是為了數(shù)字顯示設(shè)備所訂定的標準,但是因為透過數(shù)字的傳送不會降低畫面的效果,再加上為了考量能夠轉(zhuǎn)換成模擬訊號,所以才會有DVI—D、DVI—A跟DVI—I這3種接頭,其中DVI—I可以兼容DVI—D裝置(包括連接線),但是DVI—D接頭卻不能夠使用DVI—I連接線,所以數(shù)字顯示設(shè)備是DVI—D的接頭,連接線是DVI—I的接頭,顯示卡是DVI—I的接頭。且DVI—I也可轉(zhuǎn)接成為D—sub 15pin。[!--empirenews.page--]
DVI可實現(xiàn)從VGA到0XGA幾種不同分辯率如表1如示。
雙鏈路DVI與單鏈路DVI可實現(xiàn)的分辯率對照表,如表2所示。
視頻幀由VSYNC個視頻行組成,每一行由HSYNC個像素,水平門與垂直門的“與”函數(shù)即為可視區(qū)域,圖像的其他區(qū)域為消隱區(qū)。目前存在很多種不同VGA模式,以下就常見的各種模式種參數(shù)進行說明,給出VGA模式中各種時序參數(shù)可以參考,水平(行)時序如表3所示,垂直(場)時序如表4所示。
當有效時間增加時,它超過了場同步信號的上升沿,因此前沿為-1在實際設(shè)計中如何通過不同的系統(tǒng)頻率確定適當?shù)娘@示模式,例如在某開發(fā)板中FPGA的系統(tǒng)時鐘頻率為50 MHz。這個時鐘頻率可以用來設(shè)計顯示800x600模式,為了顯示器顯示效果好,采用場頻(刷新頻率)75 Hz,那么幀長可以確定為666,而行總長設(shè)計為1 000像素。[!--empirenews.page--]
3 在機載雷達系統(tǒng)中的運用
過去的機載雷達多用PAL制的視頻信號或VGA信號,在本設(shè)計中根據(jù)DVI的有關(guān)特性,結(jié)合機載雷達的具體需求,設(shè)計了如圖1所示的DVI系統(tǒng)。
其實現(xiàn)過程如下,PPC405將需要顯示的圖像數(shù)據(jù)按行列要求寫入顯示存貯器,視頻時序電路和讀顯存地址形成電路將顯示存貯器的數(shù)據(jù)按DVI顯示的要求送入DVI接口電路,再由DVI接口電路形成差分的高速串行信號和時鐘信號通過DVI專用電纜送入DVI顯示器。圖1中除了DVI接口電路外均用FPGA形成,F(xiàn)PGA可以靈活地形成不同的行場信號和符合要求的顯示緩存區(qū)。
DVI的關(guān)鍵器件(DVI接口芯片)SiI1160的設(shè)計簡圖如圖2所示,數(shù)字視頻信號由FPGA(XC2VPS0)產(chǎn)生,由于XC2VP50內(nèi)部資源較為豐富,控制整個圖形產(chǎn)生的CPU(PPC405)用片內(nèi)的硬核實現(xiàn)除了DVI接口器件以外的幾乎所有器件(包括VRAM,CPU,F(xiàn)LASH,控制邏輯電路等),由于SiI1160有許多信號是高速數(shù)字信號,所以在該器件周圍要增加足夠的電磁保護元件,SiI1160的CLK信號由所顯示的圖像分辯率決定的,具體選擇如前表所述,該器件片內(nèi)有數(shù)字鎖相環(huán)電路用于倍頻,為了保證鎖相環(huán)電路穩(wěn)定可靠工作,需要給鎖相環(huán)電路提供穩(wěn)定的電源,如圖2中的W1,模擬電源需經(jīng)電感隔離后提供,輸出數(shù)字圖像信號需經(jīng)如圖所示的濾波電路處理后輸出,方能保證高速數(shù)據(jù)的穩(wěn)定傳送。
以往的機載雷達一般采用電視制式的視頻信號或VGA制式的信號,這些信號均是模擬信號,模擬信號在用于液晶顯示時,由于需要先D/ A,再A/D的轉(zhuǎn)換,這樣就存在一定程度的信息損失,采用DVI顯示接口設(shè)計,可以有效避免由于數(shù)模模數(shù)轉(zhuǎn)換而引進的信息損失,最大限度地保證了雷達顯示信號的真實性和完整性。
DVI顯示接口的成功運用,為機載雷達引進了一種全數(shù)字的在信號傳輸環(huán)節(jié)沒有任何信息損失的顯示方式,由于該種方式具有如上優(yōu)點,必將在未來的機載雷達中得到越來起多的運用。
在印制板的工程設(shè)計中,要按照數(shù)字高頻電路的要求設(shè)計,要注意對差分信號的保護,按差分信號的要求布線(如保持等長和平行等),對DVI接口器件周邊在布線時要注意電磁保護,以減少信號損失。
4 結(jié)束語
從目前的趨勢來看,DVI由于可以支持高分辨率(雙路時最高可達2 048x1 536)顯示和無信息損失等優(yōu)點,再加上數(shù)字顯示設(shè)備的不斷普及,其應用領(lǐng)域?qū)絹碓綇V。越來越多的雷達出于諸多方面的考慮已提出要用DVI方式進行顯示,而且DVI在技術(shù)方面是成熟的,相信在不遠的將來,DVI顯示接口在雷達上的運用將會越來越多。