當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]上電考量隨著集成電路(IC)時(shí)代的到來(lái),許多功能模塊被集成到一個(gè)IC中,因而需要利用多個(gè)電源為這些模塊供電。這些電源的電壓有時(shí)候相同,但更多時(shí)候是不同的。市場(chǎng)上的片上系統(tǒng)(SoC) IC越來(lái)越多,這就產(chǎn)生了對(duì)電源進(jìn)

上電考量

隨著集成電路(IC)時(shí)代的到來(lái),許多功能模塊被集成到一個(gè)IC中,因而需要利用多個(gè)電源為這些模塊供電。這些電源的電壓有時(shí)候相同,但更多時(shí)候是不同的。市場(chǎng)上的片上系統(tǒng)(SoC) IC越來(lái)越多,這就產(chǎn)生了對(duì)電源進(jìn)行時(shí)序控制和管理的需求ADI公司的數(shù)據(jù)手冊(cè)通常會(huì)提供足夠的信息,指導(dǎo)設(shè)計(jì)工程師針對(duì)各IC設(shè)計(jì)正確的上電序列。然而,某些IC明確要求定義恰當(dāng)?shù)纳想娦蛄小?duì)于ADI公司的許多IC,情況都是如此。在使用多個(gè)電源的IC中,如轉(zhuǎn)換器(包括模數(shù)轉(zhuǎn)換器ADC和數(shù)模轉(zhuǎn)換器DAC)、數(shù)字信號(hào)處理器(DSP)、音頻/視頻、射頻及許多其它混合信號(hào)IC中,這一要求相當(dāng)常見(jiàn)。本質(zhì)上,包含某種帶數(shù)字引擎的模擬輸入/輸出的IC都屬于這一類,可能需要特定的電源時(shí)序控制。這些IC可能有獨(dú)立的模擬電源和數(shù)字電源,某些甚至還有數(shù)字輸入/輸出電源,詳情請(qǐng)參閱下文討論的具體示例。

本應(yīng)用筆記討論設(shè)計(jì)工程師在新設(shè)計(jì)中必須考慮的某些更微妙的電源問(wèn)題,特別是當(dāng)IC需要多個(gè)不同的電源時(shí)。目前,一些較常用的電源電壓是:+1.8 V、+2.0 V、+2.5 V、+3.3 V、+5 V、-5 V、+12 V和-12 V.

ADI公司在全球銷售的產(chǎn)品超過(guò)10,000種,但本應(yīng)用筆記的討論范圍僅限于幾款A(yù)DC.不過(guò),這些電源時(shí)序考慮實(shí)際上可以應(yīng)用于ADI公司的任何混合信號(hào)IC.

PULSAR ADC示例--絕對(duì)最大額定值

ADI公司的所有數(shù)據(jù)手冊(cè)都含有"絕對(duì)最大額定值"(AMR)部分,它說(shuō)明為避免造成破壞,對(duì)引腳或器件可以施加的最大電壓、電流或溫度。

AD7654 PulSAR 16位ADC是采用三個(gè)(或更多)獨(dú)立電源的混合信號(hào)ADC的范例。這些ADC需要數(shù)字電源(DVDD)、模擬電源(AVDD)和數(shù)字輸入/輸出電源(OVDD)。它們是ADC,用于將模擬信號(hào)轉(zhuǎn)換成數(shù)字代碼,因此需要一個(gè)模擬內(nèi)核來(lái)處理傳入的模擬輸入。數(shù)字內(nèi)核負(fù)責(zé)處理位判斷過(guò)程和控制邏輯。I/O內(nèi)核用于設(shè)置數(shù)字輸出的電平,以便與主機(jī)邏輯接口(電平轉(zhuǎn)換)。ADC的電源規(guī)格可以在相應(yīng)數(shù)據(jù)手冊(cè)的"絕對(duì)最大額定值"部分找到。表1摘自AD7654 (Rev. B)數(shù)據(jù)手冊(cè)的"絕對(duì)最大額定值"部分。

表1. AD7654的絕對(duì)最大額定值(Rev. B)

注意,表1中所有三個(gè)電源的范圍都是-0.3 V至+7 V.相對(duì)于DVDD和OVDD,AVDD的范圍是+7 V至-7 V,這就確認(rèn)了AVDD和DVDD無(wú)論哪一個(gè)先上電都是可行的。此外,AVDD和OVDD無(wú)論哪一個(gè)先上電也是可行的。然而,DVDD與OVDD之間存在限制。技術(shù)規(guī)格規(guī)定,OVDD最多只能比DVDD高0.3 V,因此DVDD必須在OVDD之前或與之同時(shí)上電。如果OVDD先上電(假設(shè)5 V),則DVDD在上電時(shí)比OVDD低5 V,這不符合"絕對(duì)最大額定值"要求,可能會(huì)損壞器件。

模擬輸入INAx、INBx、REFx、INxN和REFGND的限制是:這些輸入不得超過(guò)AVDD + 0.3 V或AGND ? 0.3 V.這說(shuō)明,如果模擬信號(hào)或基準(zhǔn)電壓源先于AVDD存在,則模擬內(nèi)核很可能會(huì)上電到閂鎖狀態(tài)。這通常是一種無(wú)損狀況,但流經(jīng)AVDD的電流很容易逐步升至標(biāo)稱電流的10倍,導(dǎo)致ADC變得相當(dāng)熱。這種情況下,內(nèi)部靜電放電(ESD)二極管變?yōu)檎?,進(jìn)而使模擬電源上電。為解決這個(gè)問(wèn)題,輸入和/或基準(zhǔn)電壓源在ADC上電時(shí)應(yīng)處于未上電或未連接狀態(tài)。

同樣,數(shù)字輸入電壓范圍為?0.3 V至DVDD + 0.3 V.這說(shuō)明,數(shù)字輸入必須小于DVDD + 0.3 V.因此,在上電時(shí),DVDD必須先于微處理器/邏輯接口電路或與之同時(shí)上電。

與上述模擬內(nèi)核情況相似,這些引腳上的ESD二極管也可能變?yōu)檎?,使?shù)字內(nèi)核上電到未知狀態(tài)。

AD7621、AD7622、AD7623、AD7641和AD7643等PulSARADC速度更快,是該系列的新型器件,采用更低的2.5 V電源(AD7654則采用5 V電源)。AD7621和AD7623具有明確規(guī)定的上電序列。表2摘自AD7621 (Rev. 0)數(shù)據(jù)手冊(cè)的"絕對(duì)最大額定值"部分。

表2. AD7621的絕對(duì)最大額定值(Rev. 0)

同樣,OVDD與DVDD之間存在限制。"絕對(duì)最大額定值"規(guī)定:OVDD必須小于或等于DVDD + 0.3 V,而DVDD則必須小于2.3 V.一旦DVDD在上電期間達(dá)到2.3 V,該限制便不再適用。如果不遵守該限制,AD7621(和AD7623)可能會(huì)受損(見(jiàn)圖1)。

因此,一般上電序列可能是這樣的:AVDD、DVDD、OVDD、VREF.但是,每個(gè)應(yīng)用都不一樣,需要具體分析。注意,器件關(guān)斷與器件上電同樣重要,切記遵守同樣的規(guī)格要求。圖1所示為AD7621的典型上電/關(guān)斷序列。

圖1. 可能的上電/關(guān)斷序列-AD7621 (Rev. 0)

對(duì)于這些ADC,模擬輸入和基準(zhǔn)電壓源的情況與上文所述相同。對(duì)任何模擬輸入引腳施加電壓都可能導(dǎo)致ESD二極管變?yōu)檎?,從而使模擬內(nèi)核上電到未知狀態(tài)。

這些ADC的數(shù)字輸入和輸出略有不同,因?yàn)檫@些器件應(yīng)支持5 V數(shù)字輸入。這些ADC是AD7654的速度升級(jí)版本,數(shù)字輸入和輸出均與OVDD電源相關(guān),因?yàn)樗苤С指叩?.3 V電壓。

注意:數(shù)字輸入限制為5.5 V,而AD7654則為DVDD + 0.3 V.

∑-△型ADC示例。

AD7794 ∑-△型24位ADC是另一個(gè)很好的例子。表3摘自AD7794 (Rev. D)數(shù)據(jù)手冊(cè)的"絕對(duì)最大額定值"部分。

表3. AD7794的絕對(duì)最大額定值(Rev. D)

該ADC的問(wèn)題與基準(zhǔn)電壓有關(guān),它必須小于AVDD + 0.3 V.

因此,AVDD必須先于基準(zhǔn)電壓或與之同時(shí)上電。

電源時(shí)序控制器

ADI公司提供許多電源時(shí)序控制器件。一般而言,其工作原理是:當(dāng)?shù)谝粋€(gè)調(diào)節(jié)器的輸出電壓達(dá)到預(yù)設(shè)閾值時(shí),就會(huì)開(kāi)始一段時(shí)間延遲,延遲結(jié)束后才會(huì)使能后續(xù)調(diào)節(jié)器上電。關(guān)斷期間的程序與此相似。時(shí)序控制器也可以用于控制電源良好信號(hào)等邏輯信號(hào)的時(shí)序,例如:對(duì)器件或微處理器施加一個(gè)復(fù)位信號(hào),或者簡(jiǎn)單地指示所有電源均有效。

建議

采用分立設(shè)計(jì)變得越來(lái)越困難,解決之道就是采用電源時(shí)序控制IC,只要改變一下代碼就能改變上電順序,而不用變更PCB布局布線。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉