當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]摘要:基于DSP設(shè)計了一種采樣頻率可控的數(shù)字鎖相放大器。針對數(shù)字鎖相放大器對低通濾波器性能的要求,采用CIC和降采樣的方法,實現(xiàn)了一種高效的窄帶低通濾波器。測試結(jié)果表明,在采樣頻率為500 kHz時,低通濾波器的通

摘要:基于DSP設(shè)計了一種采樣頻率可控的數(shù)字鎖相放大器。針對數(shù)字鎖相放大器對低通濾波器性能的要求,采用CIC和降采樣的方法,實現(xiàn)了一種高效的窄帶低通濾波器。測試結(jié)果表明,在采樣頻率為500 kHz時,低通濾波器的通帶截止頻率可達(dá)0.5 Hz;當(dāng)輸入信號幅度為5~150 mV時,系統(tǒng)測試的相對誤差小于0.5%;當(dāng)輸入信號幅度為1~50μV時,系統(tǒng)測試的相對誤差小于2%;同時系統(tǒng)在1~120 kHz的工作范圍內(nèi),具有較好的一致性。
關(guān)鍵詞:鎖相放大器;采樣率;積分梳狀濾波器;降采樣

0 引言
    弱信號檢測一直是測量領(lǐng)域的重點研究問題。鎖相放大器是一種能夠檢測微弱周期信號的精密儀器。它利用相關(guān)檢測的方法,能夠測量μV(甚至nV)量級信號的幅度和相位,并且具有極強(qiáng)的抗干擾能力,因而在很多測量領(lǐng)域(如電學(xué)、光學(xué)、熱學(xué)及生物學(xué)等)得到了廣泛的應(yīng)用。早期的鎖相放大器都是基于模擬電路設(shè)計的。由于模擬器件在帶寬、溫漂、直流偏置以及器件老化等方面的限制,模擬鎖相放大器在測量精度、測量穩(wěn)定性和抗噪聲能力等方面均受到很大的限制;數(shù)字鎖相放大器通過數(shù)字信號處理器(Digital Signal Processor,DSP),將模擬信號轉(zhuǎn)換到數(shù)字域進(jìn)行檢測和處理,具有動態(tài)范圍大,測量誤差小,不受運放溫漂和偏置影響等優(yōu)勢。近年來隨著數(shù)字信號處理器的飛速發(fā)展,模擬鎖相放大器逐漸被數(shù)字鎖相放大器所取代。本文對數(shù)字鎖相放大器的硬件結(jié)構(gòu)和相關(guān)算法進(jìn)行了研究,設(shè)計了一種采樣頻率可控的系統(tǒng)結(jié)構(gòu),并利用積分梳狀濾波器和降采樣的方法實現(xiàn)了高效的窄帶低通濾波器,滿足了系統(tǒng)實時性要求。測試結(jié)果表明,該系統(tǒng)能夠達(dá)到較高的測試精度。

1 數(shù)字鎖相放大器的基本原理
   數(shù)字鎖相放大器利用輸入信號與參考信號的相關(guān)性、待測信號與噪聲的互不相關(guān)性來完成測量。其基本原理如圖1所示。


    將輸入信號定義為:
    X(t)=Asin(ωt+φ)+n(t)    (1)
    式中:A為輸入信號的幅度;ω是輸入信號的角頻率;φ是輸入信號的相位;n(t)是輸入信號中混入的噪聲(噪聲強(qiáng)度可以遠(yuǎn)大于信號強(qiáng)度)。參考信號由兩路相互正交的正弦信號構(gòu)成。輸入信號和兩路正交的參考信號相乘之后,對應(yīng)的輸出分別為:
   
   
    將兩路輸出信號各經(jīng)過一個理想的低通濾波器后,二倍頻和噪聲成分都會被濾除,此時兩路的輸出分別為:

    由以上分析可知,數(shù)字鎖相放大器實際上是利用一個低通濾波器,實現(xiàn)了中心頻率為ω的帶通濾波器。低通濾波器的帶寬越窄,相應(yīng)地,帶通濾波器的帶寬也越窄,濾除噪聲的能力也越強(qiáng)。低通濾波器的截止頻率決定了系統(tǒng)的抗噪聲能力,通帶內(nèi)波動決定了輸出的穩(wěn)定性。由于系統(tǒng)對線性相位的要求,濾波器需采用FIR型低通濾波器來實現(xiàn)。而采用傳統(tǒng)的單級FIR濾波器來實現(xiàn)窄帶低通濾波器需要很高的階數(shù),運算量較大,難以實時實現(xiàn),并且濾波性能易受濾波器系數(shù)的影響。低通濾波器的性能好壞,直接決定著數(shù)字鎖相放大器濾除噪聲的能力。如何設(shè)計和實現(xiàn)高性能的低通濾波,是影響數(shù)字鎖相放大器性能的關(guān)鍵。

2 數(shù)字鎖相放大器的結(jié)構(gòu)設(shè)計
    微控制器采用了德州儀器(Texas Instrument,TI)公司的MSP430F149,其主要功能包括系統(tǒng)控制和狀態(tài)檢測。待測的輸入信號經(jīng)過放大、濾波后進(jìn)入ADC。其中,ADC的采樣速度決定了系統(tǒng)能夠測試信號的最高頻率。本系統(tǒng)采用了TI公司的AD8329,這是一款16 b的高精度串行模/數(shù)轉(zhuǎn)換器,最高采樣速率可達(dá)1 MSPS。
    為了防止ADC的轉(zhuǎn)換數(shù)據(jù)丟失,系統(tǒng)必須對采集到的大量數(shù)據(jù)進(jìn)行實時處理。數(shù)字鎖相放大器的實時性對數(shù)字信號處理器的速度提出了很高的要求。雖然目前市場上主流的定點和浮點DSP器件的數(shù)據(jù)處理速度相比以前有了很大提升,但是它仍然是制約數(shù)字鎖相放大器測量頻率范圍進(jìn)一步增加的主要原因。為了降低系統(tǒng)對DSP處理速度的要求,提高檢測的最高頻率,一些系統(tǒng)甚至將DSP的部分功能通過外圍電路來實現(xiàn),比如采用中心頻率可控的模擬濾波器來濾除輸入信號的帶外噪聲,利用FIFO結(jié)合CPLD來緩沖ADC數(shù)據(jù)等。這些方法雖然減輕了DSP的運算負(fù)荷,但是也增加了系統(tǒng)的硬件成本和復(fù)雜度。
    本系統(tǒng)以TI公司的TMS320VC5502為核心,設(shè)計了一種采樣頻率可控的數(shù)字鎖相放大器,不僅滿足了系統(tǒng)實時性的要求,簡化了系統(tǒng)結(jié)構(gòu),而且具有較好的準(zhǔn)確度和穩(wěn)定性。數(shù)字部分接口示意圖如圖2所示。


    TMS320VC5502的片上定時器Timer0配置成輸出工作方式,產(chǎn)生頻率恒定的脈沖信號。此脈沖信號作為模/數(shù)轉(zhuǎn)換器采樣開始的控制信號。采樣頻率可由定時器產(chǎn)生脈沖的頻率來控制;多通道緩沖串口(Multichannel Buffered Serial Port,McBSP)被配置成SPI模式,用于控制命令的發(fā)送和采樣數(shù)據(jù)的接收。ADS8329的轉(zhuǎn)換結(jié)束信號作為DSP的外部中斷。采樣數(shù)據(jù)的接收和存儲、控制命令發(fā)送以及對ADC轉(zhuǎn)換結(jié)束的響應(yīng)均采用DMA控制器來完成,這樣不但保證了采樣數(shù)據(jù)的完整性,而且DSP可以專注計算而不被外部事務(wù)頻繁中斷,極大地提高了DSP的運算效率。
    為了保持采樣數(shù)據(jù)的連續(xù)性,并防止原有數(shù)據(jù)被新數(shù)據(jù)覆蓋,系統(tǒng)在DSP內(nèi)部開辟了兩塊長為1024×16 b的緩沖區(qū),用于暫時存放ADC的采樣數(shù)據(jù)。兩塊緩沖區(qū)交替存儲和計算,以保證系統(tǒng)的實時性。當(dāng)ADC的轉(zhuǎn)換結(jié)果向緩沖區(qū)A存放時,系統(tǒng)處理緩沖區(qū)B中的數(shù)據(jù);當(dāng)轉(zhuǎn)換結(jié)果向緩沖區(qū)B存放時,系統(tǒng)處理緩沖區(qū)A中數(shù)據(jù)。其數(shù)據(jù)流圖如圖3所示。


    假設(shè)系統(tǒng)的采樣率為fs,每塊緩沖區(qū)的長度為N(本系統(tǒng)為1 024×16 b),處理每塊緩沖區(qū)數(shù)據(jù)所需的時間為TCAL。若三者滿足TCAL< Nfs,則系統(tǒng)可以實現(xiàn)實時處理。測試證明,本系統(tǒng)最高采樣速率可達(dá)640 kHz。
[!--empirenews.page--]
3 數(shù)字鎖相放大器的算法設(shè)計
    當(dāng)獲得ADC的采樣數(shù)據(jù)之后,DSP會對采集的數(shù)據(jù)進(jìn)行相關(guān)的處理。DSP完成的主要功能有內(nèi)部振蕩信號的產(chǎn)生、數(shù)字相關(guān)運算、低通濾波以及最終相位和幅度計算。DSP會產(chǎn)生兩路同頻、正交的參考信號來鎖定輸入信號。目前比較常用的方法有正交迭代法和查找表法。由于定點DSP的有限字長帶來的舍入誤差,正交迭代法會產(chǎn)生較大的頻率偏差。經(jīng)過相關(guān)運算之后,表現(xiàn)為一個低頻干擾信號,此信號很難被濾除掉,會對測量產(chǎn)生較大誤差,并且正交迭代法的運算量過大,不能滿足信號處理的實時性要求。本系統(tǒng)在FLASH中存儲了正弦波的四分之一個周期的正弦值,共2 048個點,采用查找表法來產(chǎn)生所需要的兩路正交的周期信號。
    采樣數(shù)據(jù)和參考信號相乘之后通過低通濾波器,濾除高頻成分和噪聲成分,獲得所需要的兩路直流分量。低通濾波器的性能是整個鎖相放大器設(shè)計的關(guān)鍵。它的性能好壞直接決定了數(shù)字鎖相放大器的性能。為了滿足系統(tǒng)的實時性要求,低通濾波器的運算要盡可能的高效,一般的數(shù)字低通濾波器很難滿足要求。
    積分梳狀濾波器在多速率調(diào)制系統(tǒng)中廣泛應(yīng)用,在硬件實現(xiàn)時不需要存儲濾波器系數(shù),也不需要乘法器,其結(jié)構(gòu)簡單,運算效率高,非常適合在DSP中實現(xiàn)。為了實現(xiàn)高效的窄帶FIR低通濾波器,系統(tǒng)采用了積分梳狀濾波器(Cascaded Integrator Comb Filter,CIC)結(jié)合降采樣的方法。通過多級級聯(lián)的結(jié)構(gòu),逐漸地降低系統(tǒng)的采樣率,這樣能夠有效降低對各級抗混疊濾波器的性能要求。
    積分梳狀濾波器是一種特殊的FIR濾波器,其沖擊響應(yīng)為:
   
    式中:R表示濾波器的階數(shù)。積分梳狀濾波器是線性時不變系統(tǒng)。對積分梳狀濾波器的沖擊響應(yīng)進(jìn)行x變換,可以得到積分梳狀濾波器的傳遞函數(shù)為:
   
    由式(8)可知,積分梳狀濾波器由積分器H1(x)和梳狀濾波器H2(x)級聯(lián)而成。假設(shè)系統(tǒng)輸入是x(n),輸出是y(n),則:
   
    通過式(10)可以看出,積分梳狀濾波器用加法運算代替了一般濾波器的乘加運算,對DSP來說運算效率大大提高。假設(shè)系統(tǒng)的抽取因子為D,考慮將積分梳狀濾波器用于抽取系統(tǒng)中,相鄰的兩個輸出為y(n)和y(n+D),其表達(dá)式為:
   
    由式(9)可知,當(dāng)濾波器的階數(shù)R與抽取因子D相等時,濾波和抽取的過程可以用一個簡單的累加運算來完成,即相鄰的D個數(shù)為一組,累加求和。這種累加運算在DSP中的運算效率很高。下式是CIC的幅頻響應(yīng):
   
    當(dāng)f趨近于0時,需要注意CIC濾波器增益為D,在實際運算中需要對其進(jìn)行處理。設(shè)系統(tǒng)的采樣率為fs,最終低通濾波器的截止頻率為fc。若滿足Dfc/fs<1/64時,系統(tǒng)的通帶容差可以忽略,實際系統(tǒng)中選取D=512。
    單級級聯(lián)的CIC濾波器幅頻特性具有較高的旁瓣,可用多級級聯(lián)的CIC濾波器的級聯(lián)來降低旁瓣,改善阻帶衰減特性。但是過度的降采樣,會導(dǎo)致數(shù)據(jù)的損失。在考慮到對運算速度和數(shù)據(jù)量的要求,實際系統(tǒng)采用了一級CIC配合多級半帶濾波器的方法來滿足實時性要求。
    在CIC濾波器之后,系統(tǒng)通過若干級聯(lián)的半帶濾波器結(jié)合2倍降采樣,使低通濾波器的截止頻率進(jìn)一步降低。半帶濾波器的通帶和阻帶對稱,設(shè)計常采用FIR半帶濾波器。半帶濾波很容易實現(xiàn)線性相位,并且有近一半的系數(shù)精確為零,非常適合做2倍抽取,同時也非常適合進(jìn)行DSP硬件運算。但是級聯(lián)的2倍抽取器不應(yīng)過多,通常在1到5級范圍內(nèi)。如果對降采樣的階數(shù)要求較高,可以適當(dāng)?shù)丶哟蟮谝患壍腃IC降采樣率來滿足要求。[!--empirenews.page--]
    最后將降采樣的數(shù)據(jù)經(jīng)過一個整形濾波器之后即可獲得穩(wěn)定的輸出,整形濾波器的性能應(yīng)該與整個系統(tǒng)的性能一致,只是采樣率不一樣。系統(tǒng)的算法流程圖如圖4所示。


    圖5是在以下仿真條件下整個低通濾波器的幅頻響應(yīng)曲線。


    (1)第一級CIC降采樣D=512;
    (2)第二級采用兩級半帶濾波級聯(lián)實現(xiàn),其中第一個半帶濾波器階數(shù)為15階,第二個半帶濾波器階數(shù)為23階,作為降采樣之前的抗混疊濾波器;
    (3)第三級利用Matlab的Filter Design&Analysis Tool,采用等波紋法作為設(shè)計準(zhǔn)則,設(shè)計了一個采樣率為250 Hz,通帶波紋為0.01 dB,通帶截止頻率為0.5Hz,阻帶衰減為80dB,阻帶下限截止頻率為2Hz的低通濾波器,濾波器的階數(shù)為388階。第三級未采用均值濾波器。
    仿真結(jié)果說明,在采樣率為500 kHz時,濾波器的通帶截止頻率可達(dá)0.52 Hz,2 Hz處的衰減可達(dá)到-60 dB,整個阻帶衰減接近-80 dB,并且,算法運算極易在DSP內(nèi)部實現(xiàn)。如果合理地降低系統(tǒng)的采樣頻率,可以實現(xiàn)通頻帶更窄的低通濾波器。

4 數(shù)字鎖相放大器的測試
    為了產(chǎn)生極其微弱的測試信號,系統(tǒng)采用了對標(biāo)準(zhǔn)信號通過電阻網(wǎng)絡(luò)進(jìn)行衰減的方法。為了測試數(shù)字鎖相放大器對微弱信號的檢測性能,搭建了如圖6所示的測試平臺。


    系統(tǒng)輸入采用了安捷倫公司(Agilent)生產(chǎn)的33250A函數(shù)/任意波形發(fā)生器,它最低可以產(chǎn)生峰值為1 mV的正弦波。Agilent 33250A函數(shù)/任意波形發(fā)生器采用直接數(shù)字合成技術(shù),可以產(chǎn)生穩(wěn)定、精確的各種輸出波形,頻率分辨率可達(dá)1μHz,幅度分辨率可達(dá)0.1 mV。函數(shù)發(fā)生器產(chǎn)生的mV級的信號,可以經(jīng)過衰減比例可調(diào)的精密電阻網(wǎng)絡(luò)來產(chǎn)生幅度為μV級的信號以供測量。
4.1 窄帶濾波器性能測試
    數(shù)字鎖相放大器系統(tǒng)中的窄帶濾波器應(yīng)該具有較高的Q值。為了對設(shè)計的數(shù)字窄帶低通濾波器的性能進(jìn)行測試,采取了如下的測試方法:用波形發(fā)生器產(chǎn)生幅度恒定的正弦信號(幅度恒定為2 000 mV),設(shè)定數(shù)字鎖相放大器參考信號頻率為50 kHz,將輸入信號的頻率以50 kHz為中心,以0.05 Hz為步長,逐步增加或減少輸入信號的頻率,測試輸入信號的幅度衰減。
    圖7顯示了在不同采樣頻率的情況下,輸入信號與參考信號的頻差和輸出幅度衰減的關(guān)系。


    通過測試結(jié)果可以看出,隨著采樣頻率的降低,窄帶濾波器的帶寬逐漸降低,系統(tǒng)抗噪聲能力越強(qiáng)。當(dāng)采樣頻率fs=300 kHz時,窄帶濾波器的帶寬BW=0.46 Hz,Q值達(dá)105以上。為了進(jìn)一步提高系統(tǒng)的抗噪聲能力,在滿足采樣定理的情況下,可以適當(dāng)?shù)亟档筒蓸宇l率獲得Q值更高的窄帶濾波器。[!--empirenews.page--]
4.2 大信號幅值測試
    利用33250A函數(shù)/任意波形發(fā)生器產(chǎn)生周期為20 kHz,幅度從5~150 mV、步進(jìn)為5 mV的正弦波信號作為測試信號的輸入(不經(jīng)過電阻衰減網(wǎng)絡(luò))。此信號經(jīng)過前端模擬電路的14倍放大、濾波和采樣后,在DSP中進(jìn)行相關(guān)運算。當(dāng)ADC的采樣率fs=420kHz時,測試結(jié)果如圖8所示。


    由測試結(jié)果可知,在輸入信號為5~150 mV時,系統(tǒng)具有較好的線性度,測試的相對誤差在0.5%以內(nèi)。
4.3 小信號幅度測試
    在μV級小信號測試時,由于環(huán)境噪聲、外界干擾及電阻熱噪聲等因素的影響(幅度通常在mV級),經(jīng)放大、濾波處理后的有用信號淹沒在強(qiáng)噪聲中,已經(jīng)無法通過示波器觀測其時域波形。將待測信號的頻率設(shè)定為20 kHz,然后以1 mV為起始,步進(jìn)為0.5 mV地改變輸入正弦波的幅度,此信號經(jīng)過999:1的精密電阻衰減網(wǎng)絡(luò)后產(chǎn)生μV級的待測信號。此信號經(jīng)過前級14 000倍的放大后進(jìn)入ADC。為了盡量減小噪聲對測試的影響,保持較高的測試精度,系統(tǒng)合理地降低了采樣頻率。實際測試中,采樣頻率設(shè)定為400 kHz。測試結(jié)果如圖9所示。
    由測試結(jié)果可知,當(dāng)待測信號的幅度在1~40μV時,系統(tǒng)具有較好的線性度,系統(tǒng)測試的幅度相對誤差小于2%。
4.4 頻率一致性測試
    數(shù)字鎖相放大器可以測定一定頻率范圍內(nèi)的微弱周期信號。不同頻率信號的幅度測試準(zhǔn)確度是其重要的技術(shù)指標(biāo)。設(shè)置33250A函數(shù)/任意波形發(fā)生器輸出的正弦周期信號幅度恒定為1 mV(不經(jīng)過電阻衰減網(wǎng)絡(luò)),將信號經(jīng)過500倍的放大,改變輸入信號的頻率對其進(jìn)行測試。實際測試結(jié)果如圖10所示。


    由圖10可以看出,當(dāng)輸入信號的幅度恒定為1 mV時,頻率從1 kHz變化到120 kHz,系統(tǒng)測試的相對誤差小于0.9%。

5 結(jié)語
    本文對數(shù)字鎖相放大器的系統(tǒng)結(jié)構(gòu)進(jìn)行了研究,設(shè)計了一種利用DSP串行接口配合DMA方式的高速數(shù)據(jù)采集系統(tǒng),最大限度地降低了系統(tǒng)的硬件復(fù)雜度。同時針對這種結(jié)構(gòu)的特點,系統(tǒng)在數(shù)據(jù)采集過程中采用了一種雙緩沖的結(jié)構(gòu)。這種結(jié)構(gòu)不僅避免了采用雙口RAM或者FIFO等器件而導(dǎo)致硬件結(jié)構(gòu)的復(fù)雜化和成本的上升,而且具有采樣頻率靈活可控的特點。將此結(jié)構(gòu)稍加改變,就可以應(yīng)用于其他的數(shù)據(jù)采集系統(tǒng)中。同時基于降采樣的思想,利用積分梳狀濾波器和半帶濾波器,實現(xiàn)了一種高效的窄帶低通濾波器,滿足了數(shù)字鎖相放大器對精度和實時性的要求。系統(tǒng)的整體測試結(jié)果表明,當(dāng)輸入信號為mV量級時,系統(tǒng)測試相對誤差小于0.5%;當(dāng)輸入信號為μV級時,系統(tǒng)測試的相對誤差小于2%。同時系統(tǒng)在1~120 kHz的工作范圍內(nèi),具有較好的一致性,幅度測試誤差不超過0.9%。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉