當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]在高速數(shù)字視頻系統(tǒng)應(yīng)用中,使用大容量存儲(chǔ)器實(shí)現(xiàn)數(shù)據(jù)緩存是一個(gè)必不可少的環(huán)節(jié)。SDRAM就是經(jīng)常用到的一種存儲(chǔ)器。

在高速數(shù)字視頻系統(tǒng)應(yīng)用中,使用大容量存儲(chǔ)器實(shí)現(xiàn)數(shù)據(jù)緩存是一個(gè)必不可少的環(huán)節(jié)。SDRAM就是經(jīng)常用到的一種存儲(chǔ)器。

但是,在主芯片與SDRAM之間產(chǎn)生的時(shí)序抖動(dòng)問(wèn)題阻礙了產(chǎn)品的大規(guī)模生產(chǎn)。在數(shù)字電視接收機(jī)的生產(chǎn)實(shí)際應(yīng)用中,不同廠家的PCB板布線、PCB材料和時(shí)鐘頻率的不同,及SDRAM型號(hào)和器件一致性不同等原因,都會(huì)帶來(lái)解碼主芯片與SDRAM間訪問(wèn)時(shí)序的抖動(dòng)問(wèn)題。

數(shù)字電視系統(tǒng)

SDRAM時(shí)序控制

AVIA9700內(nèi)集成了一個(gè)SDRAM控制器,該控制器提供一套完整的SDRAM接口。AVIA9700與SDRAM接口中的控制線、地址線和數(shù)據(jù)線都同步在MCLK時(shí)鐘上。圖1是用兩片16位SDRAM組合形成32位數(shù)據(jù)線的典型連接示意圖。


圖1 SDRAM與AVIA9700典型鏈接示意圖

SDRAM控制線

正確讀寫(xiě)時(shí)序條件

AVIA9700解碼芯片訪問(wèn)SDRAM的時(shí)序如圖2所示。


圖2 AVIA9700訪問(wèn)SDRAM時(shí)序示意圖

要正確訪問(wèn)SDRAM,建立時(shí)間和保持時(shí)間很關(guān)鍵。建立時(shí)間在觸發(fā)器采樣之前,在這段時(shí)間,數(shù)據(jù)必須保持有效的時(shí)間,否則會(huì)產(chǎn)生setup violation;保持時(shí)間在解發(fā)器開(kāi)始采樣之后,數(shù)據(jù)必須保持有效的時(shí)間,否則會(huì)產(chǎn)生hold violation.因此,要正確讀寫(xiě)SDRAM的時(shí)序條件,需要滿足以下兩個(gè)公式:

SDRAM_Setup_time_min < T_cycle-Control_signal_valid_max-control_signal_Delay_max+ clock_delay_min (1)

SDRAM_Hold_time_min < control_signal_valid_min + control_signal_delay_min- clock_delay_m_ax???? (2)

這里,T_cycle 為SDRAM時(shí)鐘周期,Control signal valid為控制信號(hào)從時(shí)鐘上升沿到輸出有效時(shí)間,delay為布線所引起的延時(shí)。

對(duì)于低頻設(shè)計(jì),線互連和板層的影響很小,可以不考慮。當(dāng)頻率超過(guò)50MHz或信號(hào)上升時(shí)間Tr小于6倍傳輸線延時(shí)時(shí),互連關(guān)系必須以傳輸線理論納入考慮之中,而在評(píng)定系統(tǒng)性能時(shí)也必須考慮PCB板材料的電參數(shù)。由于AVIA9700輸出時(shí)鐘信號(hào)MCLK工作在108MHz~148.5MHz之間,所以設(shè)計(jì)時(shí)必須考慮布線延時(shí)引起的SDRAM時(shí)序問(wèn)題。

AVIA9700 SDRAM

時(shí)序控制機(jī)制

為了補(bǔ)償布線延時(shí),滿足公式(1)和公式(2)的要求,AVIA9700的內(nèi)置SDRAM控制器提供了兩個(gè)延時(shí)補(bǔ)償參數(shù):SDRAM_CLK_IN 和SDRAM_CLK_OUT。這兩個(gè)參數(shù)都是8位的整數(shù),可以提供不同的時(shí)鐘延時(shí)組合,解決各種復(fù)雜數(shù)字電視接收機(jī)系統(tǒng)中的SDRAM時(shí)序問(wèn)題。

通過(guò)嵌入式應(yīng)用軟件,開(kāi)發(fā)人員可以調(diào)整SDRAM_CLK_IN的參數(shù)來(lái)控制讀入數(shù)據(jù)的時(shí)鐘延時(shí)。同樣,對(duì)SDRAM_CLK_OUT的設(shè)置也可以改變輸出時(shí)鐘的延時(shí)。通過(guò)設(shè)置SDRAM_CLK_OUT (OutTapSel=X)改變輸出的MCLK時(shí)鐘相位,補(bǔ)償各種不同的布線延時(shí),可以解決高速數(shù)字電視系統(tǒng)的SDRAM時(shí)序問(wèn)題。

在實(shí)際應(yīng)用中,由于不同整機(jī)廠會(huì)采用不同廠家的SDRAM,PCB布線也會(huì)因?yàn)闄C(jī)器結(jié)構(gòu)原因發(fā)生較大變化,時(shí)鐘工作頻率和選用器材的不一致性等,都會(huì)引起公式(1)、(2)中的參數(shù)發(fā)生變化。這些因素的組合,往往使布線延時(shí)問(wèn)題變得復(fù)雜。

AVIA9700 SDRAM

時(shí)序診斷軟件及測(cè)試結(jié)果

為了方便開(kāi)發(fā)人員快速解決問(wèn)題,本文利用AVIA9700內(nèi)置SDRAM控制器提供的時(shí)鐘延時(shí)補(bǔ)償機(jī)制,設(shè)計(jì)了一個(gè)診斷工具。

基于AVIA9700數(shù)字電視接收機(jī),由于PCB、元器件、系統(tǒng)頻率都已經(jīng)定型,影響布線延時(shí)的電氣特性已經(jīng)固化。通過(guò)改變 SDRAM_CLK_IN和SDRAM_CLK_OUT組合,設(shè)計(jì)人員可以測(cè)試不同組合下的SDRAM訪問(wèn)錯(cuò)誤率,根據(jù)錯(cuò)誤率統(tǒng)計(jì)數(shù)據(jù)制成統(tǒng)計(jì)圖,如圖3 所示。圖中縱坐標(biāo)為SDRAM_CLK_IN,由于寄存器是8位,因此選取坐標(biāo)取值范圍在0~255之間(28);橫坐標(biāo)為SDRAM_CLK_OUT,取值范圍也在0~255之間。對(duì)該范圍內(nèi)的某一點(diǎn)所對(duì)應(yīng)的寄存器設(shè)置,診斷軟件都要自動(dòng)重復(fù)10000次讀寫(xiě)操作。設(shè)計(jì)人員可以利用最后生成的圖形,快速準(zhǔn)確地選定SDRAM_CLK_IN和SDRAM_CLK _OUT的值,并將其固化在最終生產(chǎn)版本的軟件中。



圖3 SDRAM時(shí)序測(cè)試統(tǒng)計(jì)圖

這里,補(bǔ)償參數(shù)的選擇原則是,組合值需要在測(cè)試圖中無(wú)錯(cuò)區(qū)域的中心,且距離邊界大于25。

結(jié)語(yǔ)

通過(guò)實(shí)驗(yàn)發(fā)現(xiàn),在高速數(shù)字系統(tǒng)設(shè)計(jì)中,通過(guò)SDRAM控制器來(lái)補(bǔ)償布線延時(shí)可以很好地解決SDRAM時(shí)序問(wèn)題。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉