RF Engines的IP內(nèi)核可替代多達(dá)16個(gè)ASIC
掃描二維碼
隨時(shí)隨地手機(jī)看文章
rf engines推出首款用于fpga的具備完全靈活特性的64通道數(shù)字下變頻內(nèi)核channelcore64。該ip內(nèi)核已獲得gspx的新產(chǎn)品論壇獎(jiǎng)(new product forum award)。channelcore64可使設(shè)計(jì)人員用一個(gè)ip內(nèi)核替代最多16個(gè)專(zhuān)用ddc asic,能減少板面積,降低功耗并增加設(shè)計(jì)的靈活性。這種新的方法在通道數(shù)量增加時(shí)較傳統(tǒng)方式更能降低成本。該內(nèi)核面向無(wú)線基站、衛(wèi)星地面站及其它多通道無(wú)線接收機(jī)等應(yīng)用。其主要特性包括:支持兩個(gè)16位adc輸入(每個(gè)采樣率高達(dá)140ms/s); 64個(gè)獨(dú)立的可連接各自adc的下變頻通道; 獨(dú)立的通道中心頻率調(diào)諧能力,分辨率0.01hz以上; 獨(dú)立的通道帶寬選擇功能; 獨(dú)立的采樣率輸出選擇功能,分辨率0.01hz以上; 內(nèi)核運(yùn)行過(guò)程中在不影響其它通道工作的條件下進(jìn)行通道重構(gòu)。 通過(guò)bit-true matlab模型,設(shè)計(jì)人員可以在其系統(tǒng)背景下對(duì)channelcore64進(jìn)行精確的仿真。該內(nèi)核可提供簡(jiǎn)單的授權(quán)模型以及用戶變量,包括上變頻器,均可根據(jù)需要定制。