當前位置:首頁 > 嵌入式 > 嵌入式硬件

仿真是所有系統(tǒng)成功開發(fā)的基礎。通過在不同條件、參數(shù)值和輸入情況下對系統(tǒng)進行高級行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設計問題。因為在這一階段,比較容易區(qū)分設計問題和編程問題。通過在系統(tǒng)級工作,設計人員可以確定這一階段的問題是來自設計缺陷,而不是編程問題。此外,在信號處理系統(tǒng)設計中使用基于模型的方法大大縮短了“錯誤診斷延遲”時間——從設計中出現(xiàn)錯誤到發(fā)現(xiàn)錯誤并分離錯誤的時間。
在電信領域,一直采用現(xiàn)場可編程門陣列(FPGA)做為預/后處理器或者協(xié)處理器。語音電信應用中的數(shù)字信號處理(DSP)要求輸入數(shù)據(jù)為正常語音速率,具有嚴格的時序約束,要求能在連續(xù)的輸入數(shù)據(jù)采樣間完成計算。采用DSP處理器之后,在整個計算中可以執(zhí)行數(shù)萬條指令。但是,無線通信中,一個DSP處理器無法實時實現(xiàn)中頻(IF)和基帶調制解調器中的高速算法。利用某些DSP處理器的多個處理單元可以克服指令帶寬限制。然而,創(chuàng)建專用的流水線代碼以真正發(fā)揮這種并行(同時執(zhí)行)的優(yōu)勢需要手工優(yōu)化匯編語言例程。
對這類代碼進行維護、重用和實現(xiàn)會產(chǎn)生很多問題,成本比較高。而且,實際的并行能力也相對較弱。用于實現(xiàn)高帶寬計算的比較好的替代方案是采用FPGA做為預/后處理器或者協(xié)處理器,將重復算法和算法中對速率要求嚴格的部分集成到FPGA中。采用FPGA和自動設計軟件后,工程師能夠采用單純用DSP不可能實現(xiàn)的方式來優(yōu)化系統(tǒng)性能。
圖1顯示了FPGA的速率優(yōu)勢。由于是并行算法,因此,計算吞吐量和時鐘周期數(shù)之比非常高。現(xiàn)在單個FPGA能夠實現(xiàn)幾百個千兆MAC區(qū)。為了發(fā)揮這種性能潛力,可以利用Altera DSP Builder模塊組構成的Simulink結構圖來建立一個系統(tǒng)。DSP Builder的好處在于可通過采用標準信號處理模塊,在PLD中建立一個高速信號處理系統(tǒng),而不必通過HDL編程。
設計人員可以利用DSP Builder中的模塊,為Simulink中的以采樣時間建模的系統(tǒng)生成硬件實現(xiàn)。具體工具包括比特和周期精度級的Simulink模塊,包含算法和存儲功能等基本操作。Altera DSP IP庫支持的復雜功能和子系統(tǒng),也可以采用提供的DSP Builder模塊組來集成。
FPGA中的DSP系統(tǒng)設計需要高級算法和后端HDL開發(fā)工具,將自動生成的HDL綜合到硬件中。采用這兩種集成工具,設計人員不需要成為VHDL或者Verilog程序員。這些程序包是自動系統(tǒng)生成工具,在其中對硬件系統(tǒng)組件進行定義、互聯(lián)、仿真和驗證,不需要進行下層的HDL的編程。采用真正的“指向然后點擊”設計方法,完全在PC中將系統(tǒng)結構生成一個完整的系統(tǒng),對其進行仿真和驗證,并下載到FPGA中。

圖1.一個算法的串行和并行實現(xiàn)對比
DSP Builder使用 MathWorks公司的MATLAB工具和Simulink環(huán)境來生成信號處理系統(tǒng)。這一工具結合了MATLAB/Simulink的算法開發(fā)、仿真、驗證功能以及FPGA設計軟件的硬件綜合和仿真功能。DSP Builder集成到Simulink中,系統(tǒng)、算法和硬件設計人員利用這一工具可以共享使用“拖放”結構的開發(fā)平臺。從大菜單選項中選擇DSP Builder模塊組的組件,將其放置到Simulink工作空間中,用鼠標點擊把它們連接起來。通過下拉菜單來控制指定組件的參數(shù)。

圖2. 一個互相關的DSP Builder結構圖
在做出決定使用FPGA處理來實現(xiàn)項目時,主要設計任務是將設計劃分為多個任務,在協(xié)處理器、DSP處理器或者其他系統(tǒng)微處理器(主處理器)中實現(xiàn)。在某些情況下,使用軟核處理器后,能夠在一個FPGA中實現(xiàn)整個系統(tǒng),從而可以從硬件設計中省去主處理器。進行任務劃分時,解決問題最簡單、最直接的方法是將問題分成兩個獨立但又相關的部分:計算算法本身和算法的硬件控制。
對設計進行劃分時,設計人員一般會發(fā)現(xiàn),算法中有的部分很顯然應該放到FPGA中,而有的則取決于很多系統(tǒng)問題,例如控制代碼的內容等。進行這種判斷的一個好方法是開發(fā)代碼的高級語言(例如C/C++或MATLAB)模型。
與復雜系統(tǒng)的設計判斷一樣,將全部或者部分算法移植到FPGA協(xié)處理器中取決于很多因素,需要對設計中硬件和軟件組件的性能需求、容量、復雜度和靈活性進行分析。例如,對于目前能在低成本DSP處理器中以足夠速度運行的一個簡單算法,將其移植到PLD中運行就不一定合適,除非設計目的是進一步提高硬件集成度,縮小PCB面積。然而,如果您的系統(tǒng)性能很高,已經(jīng)把DSP處理器的性能發(fā)揮到極限,但仍然要求系統(tǒng)具有更新的靈活度,那么FPGA協(xié)處理器將是唯一的可行方案。

圖3. DSP Builder設計流程
Altera設計軟件(Quartus II 軟件、DSP Builder和用于集成控制面組件的SOPC Builder系統(tǒng)集成工具)是系統(tǒng)開發(fā)方面的重要進步。與高端DSP處理器

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉