當前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]NIOS II的SOPC中存儲器型外設(shè)接口的設(shè)計

0  引言

隨著微電子設(shè)計技術(shù)與工藝的發(fā)展,數(shù)字集成電路由最初的電子管、晶體管逐步發(fā)展成專用集成電路(ASIC,Application Specific IntegratedCircuit),同時可編程邏輯器件也取得了長足進步。

如今,可完成超大規(guī)模的復(fù)雜組合邏輯與時序邏輯的FPGA器件不斷推陳出新,從而為實現(xiàn)片上可編程系統(tǒng)(SOPC)提供了強大的硬件支持。SOPC是Ahera公司提出的一種靈活、高效的片上系統(tǒng)(SOC)解決方案,它將處理器、存儲器、I/O口等系統(tǒng)設(shè)計所需要的功能模塊集成到一個可編程器件上,從而構(gòu)成一個可編程的片上系統(tǒng)。

同時,Altera公司也提供了完整的開發(fā)套件(QuaItus II、SOPC Builder、Nios II IDE)和仿真工具等軟件,并將其無縫地集成在一起。

利用Quartus II的SOPC Builder能夠方便的構(gòu)建一個基于FPGA的SOPC系統(tǒng),SOPC Builder的系統(tǒng)庫中包含了一些常用的Nios II外圍設(shè)備,可以自動生成Avalon總線,以用于連接各個模塊,從而形成SOPC系統(tǒng)。但系統(tǒng)庫中沒有提供的器件,而需要用戶根據(jù)器件的具體情況設(shè)計Avalon接口。另外,對于一些沒有邏輯功能的接口可以直接與總線相連,但需要根據(jù)Avalon總線規(guī)范和外設(shè)的控制時序來定制接口。

在實際工程中,通??梢允褂玫拇鎯ζ饔衅洗鎯ζ骱推獯鎯ζ?,其中前者指的是FPGA內(nèi)嵌的存儲器,如片上RAM、FIFO、緊耦合存儲器等;后者為FPGA片外存儲器,如SRAM、SDRAM等。本文介紹了將片內(nèi)存儲器FIFO、緊耦合存儲器及16位的SRAM集成在SOPC系統(tǒng)中,并在FPGA開發(fā)板上實現(xiàn)的方法,其內(nèi)容包括外設(shè)的接入方法,以及緊耦合存儲器如何通過緊耦合從端口直接與處理器的緊耦合數(shù)據(jù)/指令主端口相連等。

1  SOPC中的Avalon總線

Avalon交換式總線是由Altera公司開發(fā)的一種專用的內(nèi)部連線技術(shù)。Avalon交換式總線由SOPCBuilder自動生成,是一種理想的、用于系統(tǒng)處理器和外設(shè)之間的內(nèi)部連線。SOPC Builder可利用最少的FPGA資源,產(chǎn)生最佳的Avalon交換結(jié)構(gòu)。在SOPC Builder中,每當一個新的組件被添加到系統(tǒng)中或是某個外設(shè)接人優(yōu)先權(quán)被改變時,就會有一個新的、最佳的Avalon交換式總線被生成。Avalon交換式總線的整個生成過程都由SOPCBuilder自動完成。SOPC Builder自動生成的Avalon交換式總線可使用最少的邏輯資源來支持數(shù)據(jù)總線的服用、地址譯碼、等待周期的產(chǎn)生、外設(shè)的地址對齊(包括支持靜態(tài)和動態(tài)地址對齊)、中斷優(yōu)先級的指定以及高級的交換式總線傳輸。Avalon交換式總線所定義的內(nèi)聯(lián)線策略使得任何一個Avalon總線上的主外設(shè)都可以與任何一個從外設(shè)進行通信。

Avalon總線結(jié)構(gòu)構(gòu)成的基本原則是:所有外設(shè)的接口與Avalon總線的時鐘同步,并與Avalon總線的握手/應(yīng)答信號一致;同時所有信號均為高電平或低電平,并由多路選擇器完成選擇功能,它沒有三態(tài)信號,地址、數(shù)據(jù)和控制信號使用分離的專用端口,外設(shè)無需識別總線地址周期和數(shù)據(jù)總線周期。

1.1 Avalon從端口

Avalon接口定義了一組信號類型(如片選、讀使能、寫使能、地址、數(shù)據(jù)等),可用于描述主/從外設(shè)上基于地址的讀/寫接口。Avalon端口就是一組Avalon信號,這些信號用作一個單一的接口。Avalon端口分為主端口和從端口。主端口為發(fā)起傳輸?shù)腁valon信號類型的集合。從端口為響應(yīng)傳輸請求的Avalon信號類型的集合。從端口的基本信號有address、readdata、writedata、read、write、chipselect等。從端口的讀傳輸可使用等待周期、建立時間等傳輸屬性,但Avalon從端口讀傳輸不使用保持時間屬性。對于有些外設(shè),在read信號有效之前,其address和chipselect信號需要一定周期才能達到穩(wěn)定,因此具有建立時間的Avalon傳輸應(yīng)滿足上述建立時間要求。具有建立時間的讀傳輸使用的信號與基本讀傳輸?shù)男盘栂嗤?,不同之處只在于信號的時序。從端口的寫傳輸除了具有與讀傳輸同樣的傳輸屬性外,還具有保持時間,其建立保持時間通常用于需要addtess、byteenable、writedata和chipselect信號在write脈沖之前和/或之后的幾個周期內(nèi)保持穩(wěn)定的片外外設(shè)。

1.2 地址對齊方式

當系統(tǒng)中存在數(shù)據(jù)寬度不匹配的主-從端口對時,需要考慮地址對齊問題。若系統(tǒng)中所有主端口和從端口都具有同樣的數(shù)據(jù)寬度,則從端口數(shù)據(jù)的所有單元與主端口地址空間的靜態(tài)地址邊界對齊。對于存儲器外設(shè),一般應(yīng)使用動態(tài)地址對齊。若Avalon從端口是一個對寄存器文件的接口,則應(yīng)使用靜態(tài)地址對齊。寄存器文件提供有對內(nèi)部外設(shè)邏輯的訪問功能。

一般情況下,動態(tài)地址對齊方式可以自動適應(yīng)和Avalon master端口寬度不同的器件,而同時保持地址增長的方式是以字節(jié)為單位增長的方式。匹配不同端口寬度的mater和slave時,可使用動態(tài)地址對齊方式來得到一個連續(xù)的存儲器空間。而采用動態(tài)地址對齊方式需要連接字節(jié)使能信號。

靜態(tài)地址對齊的地址增長單位是Avalon master的端口寬度,每次讀寫都只對應(yīng)一次操作,但在匹配不同端口寬度的mater和slave時,地址不能自動調(diào)整。某些地址可能沒有相應(yīng)的物理實體和它對應(yīng)。

2 Nios II系統(tǒng)中的緊耦合存儲器

Nios II系統(tǒng)中的緊耦合存儲器是旁路緩存的片上存儲器,該存儲器具有最好的存儲器訪問性能,能采用與其它存儲器一樣的方法為之分配代碼和數(shù)據(jù)。圖1是包括緊耦合存儲器和其他外設(shè)的Nios II系統(tǒng)圖。



SOPC Builder中的片上存儲器是唯一能夠與Nios II內(nèi)核上的緊耦合主端口相連接的存儲器,而且,該片上存儲器必須配置為RAM,同時處理器上的緊耦合主端口也必須只與一個片上存儲器從端口相連接。每個緊耦合主端口都可以通過緊耦合接口與緊耦合從端口進行連接,因此,需要雙端口存儲器與緊耦合指令主端口進行連接。由于緊耦合指令主端口只能訪問可執(zhí)行代碼,因此,雙端口存儲器的第二個存儲器端口應(yīng)當與處理器的數(shù)據(jù)端口相連,這樣便于對數(shù)據(jù)的讀/寫操作。

在構(gòu)建SOPC系統(tǒng)時,Nios II處理器需要選中Include tightly coupled instruction master pods以及Include tightly coupled data master pods,這樣就可以添加處理器的緊耦合指令/數(shù)據(jù)主端口。片上存儲器可選擇SOPC Builder提供的onchip_memory,并在緊耦合指令存儲器中設(shè)置其為雙端口。當系統(tǒng)中的元件添加完成后,SOPC Builder會自動連接緊耦合指令/數(shù)據(jù)存儲器的從端口和其他主端口,但是,這時候需要手動修改連接關(guān)系。tightly_coupled_instruction_memory的s1端口僅與處理器的緊耦合指令主端口相連接,而s2端口則可以作為一個Avalon從端口僅與處理器的Avalon數(shù)據(jù)主端口相連接,而tightly_coupled_data_memory的sl端口僅連接到處理器的緊耦合數(shù)據(jù)主端口。Nios II處理器中緊耦合存儲器的配置如圖2所示。

[!--empirenews.page--]

緊耦合數(shù)據(jù)存儲器中的數(shù)據(jù)可以通過設(shè)定數(shù)據(jù)單元大小后在.hex文件中進行初始化。SOPCBuilder編譯成功后,可在Nios II IDE下編寫測試代碼,以便將初始化文件中的數(shù)據(jù)通過指向地址的指針讀出。以下是部分測試代碼:

   

3 FIFO接口的設(shè)計

Altera公司已將FIFO內(nèi)嵌到FPGA中,用戶可以根據(jù)不同的設(shè)計需求來使用。FIFO的基本單元是寄存器,作為存儲器件,它的存儲能力可由內(nèi)部定義的存儲寄存器的數(shù)量決定,一般以數(shù)據(jù)量的深度X為寬度形式來說明所采用的基本結(jié)構(gòu),它通常是雙端口的存儲器,其中一個端口用于寫入數(shù)據(jù),另一個端口用于讀出數(shù)據(jù)。使用時可以同時對存儲器的存儲單元進行寫入和讀出操作,而且FIFO型的存儲器不需要由地址來存取數(shù)據(jù)。它通常需要由另外的信號線(或標志)來標明存儲器的狀態(tài)。

SOPC Builder中沒有相應(yīng)的FIFO接口控制器,因此需要自己定義FIFO接口??墒紫仍赒uartus II的界面中新建一個.bdf文件,在下拉菜單中選擇MegaWizard Plug-InManager,在打開的選項中從altera提供的庫中找到FIFO,并根據(jù)需要選擇FIFO的深度及寬度,設(shè)定好參數(shù)后再添加在.bdf中。然后在Ouartus II工程中打開SOPC Builder,并在Create New Comlaonet打開創(chuàng)建元件向?qū)?,同時在Signals選項卡中添加端口信號。由于需要將緊耦合存儲器中的數(shù)據(jù)寫到FIFO中,因此,F(xiàn)IFO的接口信號有寫使能addr和32位寫數(shù)據(jù)接口writedata等,且時鐘和處理器的時鐘信號相同。FIFO作為外設(shè)存儲器設(shè)備,其地址對齊方式一般選擇動態(tài)地址對齊。通過實驗驗證FIFO的時序符合要求后,即可將緊耦合數(shù)據(jù)存儲器中的數(shù)據(jù)寫到FIFO。圖3所示是將緊耦合數(shù)據(jù)存儲器中的數(shù)據(jù)寫人FIFO的時序驗證。



4 SRAM的接口設(shè)計

本設(shè)計中的SRAM采用的是ISSI公司的IS61LV25616AL-10TL型16位高速異步SRAM,它屬于存儲器型外設(shè),因此,地址對齊方式選擇動態(tài)地址對齊。SRAM可通過Avalon三態(tài)從端口與Avalon交換架構(gòu)相連接。圖4所示是SRAM在系統(tǒng)中的位置示意圖。



Avalon的三態(tài)特性允許基于Avalon的系統(tǒng)直接與片外設(shè)備相連接,例如存儲器芯片或一個外部處理器。Avalon三態(tài)從端口允許Avalon SwitchFabric與PCB板上共享的地址和數(shù)據(jù)總線的片外設(shè)備進行接口,可用于將Avalon Switch Fabric與同步和異步存儲器芯片的連接。三態(tài)從端口通常使用雙向信號data,而不是獨立的、單向信號readdata和writedata。Data信號是三態(tài)的,因而允許多個三態(tài)外設(shè)與數(shù)據(jù)總線相連而不引起信號沖突。Avalon三態(tài)從端口經(jīng)常使用負邏輯信號,符合典型的存儲器芯片的約定。Avalon三態(tài)從端口信號需要注意的是地址信號。Avalon三態(tài)從端口地址信號一般代表一個字節(jié)地址,這與使用字地址的非三態(tài)從端口不同。Avalon三態(tài)從端口的地址信號可被多個片外設(shè)備共享,這些設(shè)備可能有不同的數(shù)據(jù)寬度。若Avalon三態(tài)從端口的數(shù)據(jù)寬度比一個字節(jié)大,則必須將地址信號從AvalonSwitch Fabric正確映射到從設(shè)備的地址線。

Avalon Switch Fabric信號直接與具有Avalon三態(tài)從端口的片外異步存儲器相連一般不需要時鐘信號,而在chipsclest、read或write信號上的脈沖則使用建立和保持時間與傳輸同步。

PCB板中有片選、讀寫使能、高低字節(jié)使能、數(shù)據(jù)線、地址線,因此,在SOPC Builder中的Create New Componet中設(shè)置SRAM的信號線包括數(shù)據(jù)線sram_data、地址線sram_addr、片選sram_ce、讀寫使能sram_oe、we以及字節(jié)使能信號sram_be。通過閱讀IS61LV25616AL-10TL型高速異步靜態(tài)RAM手冊可知,其建立時間、保持時間都為40ns,讀等待和寫等待為160ns,這使其既可符合Avalon總線時序的要求,又符合IS61LN25616AL-10TL型SRAM的時序要求。圖5所示為SRAM的三態(tài)從接口配置圖,圖6是將緊耦合數(shù)據(jù)存儲器的數(shù)據(jù)寫入SRAM的時序波形。



5  結(jié)束語

本文通過將片上和片外存儲器接入SOPC系統(tǒng),介紹了存儲器型外設(shè)接口的定制方法。同時說明了將緊耦合存儲器添加至系統(tǒng),以及將數(shù)據(jù)通過處理器由存儲器讀寫到存儲器的設(shè)計方法,并在cyclone EP1C120240C8的FPGA上進行了結(jié)果驗證,因此,用戶可根據(jù)實際需要采用此方法將外設(shè)接入Avalon總線,并構(gòu)建SOPC系統(tǒng)。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉