當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式教程
[導(dǎo)讀]Quicklogic ArcticLink可編程連接平臺(tái)設(shè)計(jì)方案

ArcticLink可編程連接解決方案平臺(tái)采用0.18um六層金屬CMOS工藝制造,內(nèi)核電壓為1.8V,I/O電壓可設(shè)定為1.8V,2.5V和3.3V. ArcticLink的邏輯單元為640個(gè),集成了高速USB 2.0 OTG控制器, SD/SDIO/MMC/CE-ATA主控制器, ASSP/FPGA接口,以及靈活的可編程架構(gòu),可編程I/O,非常低功耗模式和安全鏈接.本文介紹了ArcticLink主要特性, 解決方案平臺(tái)方框圖, 連接解決方案方框圖,以及各種USBOTG連接框圖,在汽車內(nèi)裝藍(lán)牙免提,智能手機(jī),PND/PMP和ePOS的應(yīng)用框圖.

The QuickLogic ArcticLink Solution Platform is fabricated on a 0.18 μm, six layer metal CMOS process. The core voltage is 1.8 V. The I/O voltage input tolerance and output drive can be set as 1.8 V, 2.5 V, and 3.3 V.

ArcticLink 器件亮點(diǎn):

Hi-Speed USB 2.0 OTG Controller

• Single port OTG with embedded high-speed PHY

• Optional 12-signal ULPI interface

• Full-speed CEA-936-A mini-USB analog carkit interface

• Dedicated DMA controller

• High-speed up to 480 Mbits/sec.

SD/SDIO/MMC/CE-ATA Host Controller

• SD/SDIO 1-bit or 4-bit up to 52 MHz with Secure Digital High Capacity (SDHC) support

• CE-ATA 1-bit, 4-bit or 8-bit up to 52 MHz

• MMC 1-bit, 4-bit or 8-bit up to 52 MHz

• High-speed and flexible to support multiple storage options and SDIO peripherals

ASSP/FPGA Interface

• 8 Kbytes scratchpad memory

• Flexible Host interface for USB and SD/SDIO/MMC/CE-ATA ports

• DMA and power management functions

• Direct memory aperture for peripheral subsystems

Flexible Programmable Fabric

• 0.18 μm, six layer metal CMOS process

• 1.8 V core voltage, 1.8/2.5/3.3 V drive capable I/Os

• 36 Kbits of SRAM – seven dual-port 4-Kbit high performance SRAM blocks

• Embedded synchronous/asynchronous FIFO controllers

• One user configurable clock manager (CCM) (110-ball WLCSP and 196-ball TFBGA packages only)

• Up to 120 programmable I/Os available

• 100,000 system gates

• Nonvolatile, instant-on

• IEEE 1149.1 boundary scan testing compliant

Programmable I/O

• Bank programmable drive strength

• Bank programmable slew rate control

• Independent I/O banks capable of supporting multiple I/O standards in one device

• Native support for DDRIOs (196-ball package only)

• Bank programmable I/O standards: LVTTL, LVCMOS, and LVCMOS18

• Can be used for level shifter and I/O voltage translator

Very Low Power (VLP) Mode

• The QuickLogic ArcticLink Solution Platform has a special VLP pin which can enable a low power sleep mode that significantly reduces the overall power consumption of the device by placing the device in standby.

• Enter/exit VLP mode from/to normal operation in less than 250 μs (typical)

Security Links

There are several security links to disable JTAG access to the device. Programming these optional links completely disables access to the device from the outside world and provides an extra level of design security not possible in SRAM-based FPGAs.

JTAG

QuickLogic ArcticLink Solution Platform supports IEEE 1149.1 boundary scan or post-manufacturing testability. External access to this feature can be completely disabled.

ArcticLink QL1A100主要特性列表:


圖1.ArcticLink 解決方案平臺(tái)方框圖

圖2.ArcticLink 連接解決方案方框圖
[!--empirenews.page--]
圖3.QL1A100和USB 1.1與OTG的連接框圖

圖4.QL1A100和ULPI HS PHY/USB 1.1串行收發(fā)器的連接框圖

圖5.QL1A100和Philips PDIUSBP11A 與ULPI 3引腳收發(fā)器的連接框圖

圖6.ArcticLink在汽車內(nèi)裝藍(lán)牙免提應(yīng)用框圖

圖7.ArcticLink在智能手機(jī)應(yīng)用框圖

圖8.ArcticLink在PND/PMP應(yīng)用框圖

圖9.ArcticLink在ePOS應(yīng)用框圖

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉