當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式教程
[導(dǎo)讀]FIR并行濾波器設(shè)計(jì)

數(shù)字濾波器可以濾除多余的噪聲,擴(kuò)展信號(hào)頻帶,完成信號(hào)預(yù)調(diào),改變信號(hào)的特定頻譜分量,從而得到預(yù)期的結(jié)果。數(shù)字濾波器在DVB、無線通信等數(shù)字信號(hào)處理中有著廣泛的應(yīng)用。在數(shù)字信號(hào)處理中,傳統(tǒng)濾波器通過高速乘法累加器實(shí)現(xiàn),這種方法在下一個(gè)采樣周期到來期間,只能進(jìn)行有限操作,從而限制了帶寬?,F(xiàn)實(shí)中的信號(hào)都是以一定的序列進(jìn)入處理器的,因此處理器在一個(gè)時(shí)鐘周期內(nèi)只能處理有限的位數(shù),不能完全并行處理。基于并行流水線結(jié)構(gòu)的FIR濾波器可以使筆者設(shè)計(jì)的64階或者128階濾波器與16階濾波器的速度一樣快,其顯著特別是在算法的每一個(gè)階段存取數(shù)據(jù)。FPGA結(jié)構(gòu)使得以采樣速率處理數(shù)字信號(hào)成為常數(shù)乘法器的理想載體,提高了整個(gè)系統(tǒng)的性能。由于設(shè)計(jì)要求的差異,如字長(zhǎng)、各級(jí)輸出的保留精度等不同,在整個(gè)設(shè)計(jì)過程中,各個(gè)環(huán)節(jié)也有所不同,這就需要根據(jù)不同的要求對(duì)數(shù)據(jù)進(jìn)行不同的處理,如截?cái)?、擴(kuò)展等,從而設(shè)計(jì)出既滿足設(shè)計(jì)需要,又節(jié)省FPGA資源的電路。

1 FIR并行濾波器結(jié)構(gòu)
    數(shù)字濾波器主要通過乘法器、加法器和移位寄存器實(shí)現(xiàn)。串行處理方式在階數(shù)較大時(shí),處理速度較慢。而現(xiàn)代數(shù)字信號(hào)處理要求能夠快速、實(shí)時(shí)處理數(shù)據(jù),并行處理數(shù)據(jù)能夠提高信號(hào)處理能力,其結(jié)構(gòu)如圖1所示。
    
    從上面的算法可以看出,處理數(shù)據(jù)的采樣時(shí)鐘對(duì)每一個(gè)抽頭來說都是并行的,并且加法器和移位寄存器采用級(jí)聯(lián)方式,完成了累加器的功能,綜合了加法器和移位寄存器的優(yōu)點(diǎn),而且這種算法的各級(jí)結(jié)構(gòu)相同,方便擴(kuò)展,實(shí)現(xiàn)了任意階數(shù)的濾波器。算法中,真正點(diǎn)用系統(tǒng)資源的是乘法器。如果將系數(shù)量化成二進(jìn)制,就能采用移位寄存器和加法器實(shí)現(xiàn)乘法功能。對(duì)于一個(gè)特定的濾波器,由于它有固定的系數(shù),乘法功能就是一個(gè)長(zhǎng)數(shù)乘法器。下面將討論乘法器的設(shè)計(jì)問題。
 
2 FIR并行濾波器的乘法器設(shè)計(jì)
    在并行濾波器的設(shè)計(jì)中,每一個(gè)乘法器的一端輸入數(shù)據(jù),另一端為固定常數(shù)。對(duì)于常數(shù)乘法器,可以預(yù)先將常數(shù)的部分乘積結(jié)構(gòu)存儲(chǔ)起來,然后通過查表的方式實(shí)現(xiàn)兩個(gè)數(shù)據(jù)的乘積。以16位輸入、常數(shù)為14位的乘法器為例,給出其實(shí)現(xiàn)結(jié)構(gòu)如圖2所示。
 
    對(duì)于無符號(hào)數(shù)來說,這是一種理想結(jié)構(gòu)。但是在實(shí)際使用中,通常使用有符號(hào)數(shù)且常用補(bǔ)碼的形式,因此需要對(duì)這種結(jié)構(gòu)進(jìn)行改進(jìn)。一種改進(jìn)方法是將輸入的數(shù)據(jù)分開,即最高的幾位作為有符號(hào)數(shù)處理,其它作為無符號(hào)數(shù)處理。第二種改進(jìn)方法是將符號(hào)數(shù)經(jīng)過補(bǔ)碼/原碼變換器變換成原碼,然后,將原碼作為無符號(hào)數(shù)處理,通過有符號(hào)數(shù)的符號(hào)位來控制加法器的加減。第三種改進(jìn)方法是一種優(yōu)化方法,即要用三個(gè)二進(jìn)制補(bǔ)碼變換器,處理輸入的有符號(hào)數(shù)和濾波器的系數(shù),這樣可以避免使用有符號(hào)數(shù)的乘法和加法運(yùn)算。具體的乘法累加器運(yùn)算過程及結(jié)果如圖3所示。其中,對(duì)應(yīng)乘數(shù)高位和低位部分積p1(n)和p2(2)可以分別先垂直相加后水平相加,或者先水平相加后垂直相加,最后的結(jié)果是一樣的。若采用后種方法,由于FIR濾波器的h(n)均為常數(shù),得到部分積的矢量乘法運(yùn)算就演變成了查表法,其中,S1(n)表示S(n)的最低有效,p1表示最低有效位部分積之和。
   
    同理,得p2,將p2左移一位與p1相加,便得到最后結(jié)果。這種查表法就是采用流水線技術(shù)進(jìn)行FIR濾波器算法分解的基礎(chǔ),當(dāng)字長(zhǎng)增加時(shí),相應(yīng)得到p3、p4等。并相應(yīng)移位相加即可。
    采用流水線技術(shù)和加法器的資源共享技術(shù)可以更好地提高常數(shù)乘法器的優(yōu)越性。16比特輸入、14比特常數(shù)的這種方法的常數(shù)乘法器的結(jié)構(gòu)如圖4所示。
 
    在這種結(jié)構(gòu)中,時(shí)鐘是f1,內(nèi)部操作的時(shí)鐘是4×f1,其中的4個(gè)多路復(fù)用器每次可以從16路信號(hào)中選出4位用作ROM的地址線。每次4位地址從ROM中讀出數(shù)據(jù),經(jīng)過相應(yīng)的移位相加即可,兩位計(jì)數(shù)器用來控制這些多路復(fù)位器的輸出。[!--empirenews.page--]

3 FIR濾波器的FPGA實(shí)現(xiàn)
    按照第2節(jié)所描述的第三種優(yōu)化方法實(shí)現(xiàn)常數(shù)乘法器,乘法器輸出以后按照?qǐng)D4所示的濾波器結(jié)構(gòu),通過流水線技術(shù)的加法器可以實(shí)現(xiàn)高效的濾波器。值得注意的是:在乘法器輸出的時(shí)候需要對(duì)輸出的數(shù)據(jù)進(jìn)行一位擴(kuò)展,可以避免加法器的溢出問題。
    為了有效地利用資源,先通過多路復(fù)用器將輸入的序列復(fù)選出來,這樣所有常數(shù)乘法器可以共用一個(gè)多路復(fù)用器,然后通過ROM查表方法實(shí)現(xiàn)常數(shù)乘法器。優(yōu)化后的原理結(jié)構(gòu)如5所示。
 

4 FIR濾波器的電路設(shè)計(jì)與仿真結(jié)果
    在數(shù)字濾波器設(shè)計(jì)時(shí),首先根據(jù)濾波器的頻率特性,選定濾波器的長(zhǎng)度和每一節(jié)的系數(shù)。就目前的設(shè)計(jì)手段而言,對(duì)節(jié)數(shù)和系數(shù)的計(jì)算可以采用等波動(dòng)REMEZ逼近算法編程計(jì)算。但是,目前最好的方法還是使用使用的EDA軟件來完成。在選擇了設(shè)計(jì)方法和設(shè)計(jì)要求后,計(jì)算出各節(jié)系數(shù),并以圖形的直觀形式顯示幅頻、相頻、沖激響應(yīng)和零極點(diǎn)圖。
    圖6是一個(gè)采用等波動(dòng)設(shè)計(jì)方法生成的均方根升余弦(RRC)FIR濾波器的頻域特性。其中,滾降系數(shù)為0.35,輸入數(shù)據(jù)率是2.048MHz。
由于在數(shù)字濾波器中,各節(jié)系數(shù)字長(zhǎng)有限,所以還要對(duì)計(jì)算出來的實(shí)系數(shù)進(jìn)行量化處理,即浮點(diǎn)數(shù)向定點(diǎn)數(shù)轉(zhuǎn)換。系數(shù)量化后的頻域特性如圖7所示,量化字長(zhǎng)為12。
    
    比較圖6與圖7,不難看出,系數(shù)在量化前后的頻域特性是不同的,量化帶來了頻域特性的惡化。在驗(yàn)證了量化后的頻域特性滿足設(shè)計(jì)要求和系數(shù)的有效性之后,就可以進(jìn)行FPGA電路的設(shè)計(jì)。
    筆者采用流水線技術(shù),根據(jù)得到的濾波器系數(shù)用VHDL語(yǔ)言編寫了濾波器程序。為了充分利用FPGA中四輸入查找表的電路結(jié)構(gòu),一般采用每8節(jié)為濾波器的一個(gè)基本單元。設(shè)計(jì)中通過采用流水線技術(shù)提高速度,對(duì)于更多階數(shù)濾波器的設(shè)計(jì),可以采用擴(kuò)展的方法來實(shí)現(xiàn)。仿真結(jié)果如圖8所示。

    本文介紹了并行高效數(shù)字濾波器的設(shè)計(jì)方法,給出了電路的仿真結(jié)果。利用VHDL語(yǔ)言,采用可重復(fù)配置的FPGA,降低了設(shè)計(jì)成本,提高了系統(tǒng)的適用性。由于FIR濾波器的系數(shù)是常數(shù),可以保存在ROM中,在運(yùn)算的通過查找表的方法可很快得到乘法輸出,減少了使用的資源和布線延時(shí),節(jié)省了運(yùn)算時(shí)間。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉