當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式動(dòng)態(tài)
[導(dǎo)讀]賽靈思 ISE 12設(shè)計(jì)套件用智能時(shí)鐘門(mén)控技術(shù)降低動(dòng)態(tài)功耗30%

賽靈思公司(Xilinx, Inc.)日前推出 ISE® 12軟件設(shè)計(jì)套件,實(shí)現(xiàn)了具有更高設(shè)計(jì)生產(chǎn)力的功耗和成本的突破性?xún)?yōu)化。ISE 設(shè)計(jì)套件首次利用“智能”時(shí)鐘門(mén)控技術(shù),將動(dòng)態(tài)功耗降低多達(dá) 30%。此外,該新型套件還提供了基于時(shí)序的高級(jí)設(shè)計(jì)保存功能、為即插即用設(shè)計(jì)提供符合 AMBA 4 AXI4 規(guī)范的IP支持,同時(shí)具備第四代部分重配置功能的直觀(guān)設(shè)計(jì)流程,可降低多種高性能應(yīng)用的系統(tǒng)成本。

在為所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 產(chǎn)品系列提供全面生產(chǎn)支持的同時(shí),ISE 12 版本作為業(yè)界唯一一款領(lǐng)域?qū)S迷O(shè)計(jì)套件,不斷發(fā)展和演進(jìn),可以為邏輯、數(shù)字信號(hào)處理 (DSP)、嵌入式處理以及系統(tǒng)級(jí)設(shè)計(jì)提供互操作性設(shè)計(jì)流程和工具配置。此外,賽靈思還在ISE 12套件中采用了大量軟件基礎(chǔ)架構(gòu),并改進(jìn)了設(shè)計(jì)方法,從而不僅可縮短運(yùn)行時(shí)間,提高系統(tǒng)集成度,而且還能在最新一代器件產(chǎn)品系列和目標(biāo)設(shè)計(jì)平臺(tái)上擴(kuò)展 IP 互操作性。

賽靈思 ISE 設(shè)計(jì)套件高級(jí)市場(chǎng)營(yíng)銷(xiāo)總監(jiān) Tom Feist 指出:“賽靈思FPGA 為各種應(yīng)用和市場(chǎng)領(lǐng)域成千上萬(wàn)的設(shè)計(jì)人員提供創(chuàng)新平臺(tái)。設(shè)計(jì)人員在他們的新一代產(chǎn)品中繼續(xù)不斷地采用賽靈思的 FPGA,因?yàn)榻柚覀兊漠a(chǎn)品,他們能在縮減系統(tǒng)成本、降低功耗以及提高性能等要求方面實(shí)現(xiàn)最佳平衡。ISE 12設(shè)計(jì)套件專(zhuān)門(mén)為滿(mǎn)足設(shè)計(jì)者的上述目標(biāo)進(jìn)行了優(yōu)化,包括通過(guò)功耗和成本方面的軟件創(chuàng)新,最大限度地發(fā)揮 Virtex-6 與 Spartan-6 器件及平臺(tái)的功能,并且顯著提高了整體設(shè)計(jì)生產(chǎn)力?!?/p>

智能自動(dòng)化實(shí)現(xiàn)功率優(yōu)化

ISE 12設(shè)計(jì)套件推出了FPGA 業(yè)界首款帶自動(dòng)化分析與精細(xì)粒度(邏輯切片)優(yōu)化功能的智能時(shí)鐘門(mén)控技術(shù)。該功能專(zhuān)為減少轉(zhuǎn)換次數(shù)而開(kāi)發(fā),而轉(zhuǎn)換次數(shù)正是降低數(shù)字設(shè)計(jì)動(dòng)態(tài)功耗的主要因素。上述技術(shù)的工作原理是,利用一系列獨(dú)特的算法來(lái)分析設(shè)計(jì)方案,以檢測(cè)每個(gè) FPGA 邏輯切片中轉(zhuǎn)換時(shí)不改變下游邏輯和互聯(lián)的順序元件(即“轉(zhuǎn)換”)。該軟件生成的時(shí)鐘啟用邏輯會(huì)自動(dòng)關(guān)閉邏輯切片級(jí)不必要的活動(dòng),避免關(guān)閉整個(gè)時(shí)鐘網(wǎng)絡(luò),這樣可以節(jié)省大量的功耗。

生產(chǎn)力更高,性能更強(qiáng)

ISE 12 設(shè)計(jì)套件的高級(jí)設(shè)計(jì)保存功能使設(shè)計(jì)人員能夠通過(guò)可重復(fù)使用的時(shí)序結(jié)果快速實(shí)現(xiàn)設(shè)計(jì)時(shí)序收斂。設(shè)計(jì)人員不僅能將設(shè)計(jì)方案進(jìn)行分區(qū),集中精力滿(mǎn)足關(guān)鍵模塊所需的時(shí)序功能,而且還可在進(jìn)行其他部分的設(shè)計(jì)工作時(shí)將這些模塊鎖定,以保存其布局布線(xiàn)。為推出即插即用型 FPGA 設(shè)計(jì),賽靈思正對(duì)開(kāi)放式 ABMA 4 AXI4 互聯(lián)協(xié)議上的 IP 接口進(jìn)行標(biāo)準(zhǔn)化,這既簡(jiǎn)化了賽靈思及第三方供應(yīng)商提供的 IP集成工作,同時(shí)最大限度地提高了系統(tǒng)性能。為了高效映射于 FPGA 架構(gòu),賽靈思還與 ARM 公司共同定義了AXI4、AXI4-Lite 和 AXI4-Stream 規(guī)范。

部分重配置降低成本

桑迪亞國(guó)家實(shí)驗(yàn)室 (Sandia National Laboratories.)嵌入式系統(tǒng)工程師 Jonathon Donaldson 指出:“部分重配置功能對(duì)太空應(yīng)用非常重要,它不僅能支持設(shè)備在軌‘升級(jí)’,而且還能大幅減少對(duì)抗輻射非易失存儲(chǔ)器的需求,這種存儲(chǔ)器通常非常昂貴而密度較低。自從部分重配置技術(shù)隨賽靈思 FPGA 誕生以來(lái),我們就一直使用這種技術(shù),而且對(duì)工具的質(zhì)量改進(jìn)很滿(mǎn)意。有關(guān)工具非常實(shí)用,幾乎適用于各種情況。ISE 設(shè)計(jì)套件最新版本則讓這些工具更加方便易用?!?/p>

部分重配置技術(shù)能在不中斷其它邏輯工作的情況下下載部分 bit 文件,從而動(dòng)態(tài)修改FPGA 邏輯塊。ISE 設(shè)計(jì)套件 12采用直觀(guān)接口,以及與用戶(hù)熟悉的標(biāo)準(zhǔn) ISE 設(shè)計(jì)流程緊密結(jié)合的簡(jiǎn)化設(shè)計(jì)方法,從而使部分重配置技術(shù)能夠輕松運(yùn)用于賽靈思 FPGA 器件中。ISE 部分重配置流程現(xiàn)在使用同樣的業(yè)經(jīng)驗(yàn)證的賽靈思工具和方法,滿(mǎn)足時(shí)序收斂、設(shè)計(jì)管理與平面規(guī)劃以及設(shè)計(jì)保存的需求。

由于支持第四代“即時(shí)”部分重配置技術(shù),設(shè)計(jì)人員能在盡可能小型化的器件中集成多種高級(jí)應(yīng)用,從而大幅降低系統(tǒng)成本與功耗。新一代有線(xiàn)光學(xué)傳輸網(wǎng)絡(luò) (OTN) 解決方案的開(kāi)發(fā)人員實(shí)施一個(gè) 40G 多端口復(fù)用轉(zhuǎn)換器接口,相對(duì)于不支持部分重配置的器件而言所需的資源減少了三分之一(參見(jiàn) 2010 年 3 月 16 日的新聞稿 )。包括軟件無(wú)線(xiàn)電在內(nèi)的眾多其它應(yīng)用也受益于賽靈思 FPGA 按需重配置功能所提供的更高靈活性?xún)?yōu)勢(shì)。

立即啟動(dòng)設(shè)計(jì)工作

ISE 設(shè)計(jì)套件12創(chuàng)新技術(shù)將分階段推出,其中面向 Virtex-6 FPGA 設(shè)計(jì)的智能時(shí)鐘門(mén)控技術(shù)現(xiàn)已隨12.1版本推出;面向 Virtex-6 FPGA 設(shè)計(jì)的部分重配置技術(shù)將隨 12.2 版本推出;而 AXI4 IP 支持將隨 12.3 版本推出。ISE 12 套件可與 Aldec、Cadence Design Systems、Mentor Graphics 以及 Synopsys等 公司推出的最新仿真和綜合軟件協(xié)同工作。

此外,相對(duì)于前版而言,通過(guò)改進(jìn)嵌入式設(shè)計(jì)技術(shù),12.1 版軟件的邏輯綜合平均速度提升 2 倍,大型設(shè)計(jì)實(shí)施運(yùn)行時(shí)間縮短 1.3 倍。12.1 版本軟件還為 Virtex-6 FPGA 多模無(wú)線(xiàn)電目標(biāo)設(shè)計(jì)平臺(tái)、Spartan-6 FPGA 工業(yè)自動(dòng)化與工業(yè)影像目標(biāo)設(shè)計(jì)平臺(tái)以及 Virtex-6 HXT FPGA 100G OTN 和包處理目標(biāo)設(shè)計(jì)平臺(tái)(今年晚些時(shí)候推出)提供了擴(kuò)展的并經(jīng)生產(chǎn)驗(yàn)證的 IP。

ISE 12.1設(shè)計(jì)套件可立即提供各種 ISE 版本,邏輯版本的起始價(jià)格為 2,995 美元。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀(guān)點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話(huà)語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉