SiFive攜手UltraSoC通過DesignShare產(chǎn)業(yè)生態(tài)加速RISC-V開發(fā)
掃描二維碼
隨時隨地手機看文章
首家客制化、開源嵌入式半導體產(chǎn)品無晶圓廠模式提供商SiFive日前宣布:UltraSoC將為基于RISC-V開源處理器規(guī)范的SiFive Freedom平臺提供調(diào)試與追蹤技術(shù),此舉將是DesignShare計劃的一部分。UltraSoC的嵌入式分析半導體知識產(chǎn)權(quán)(IP)將通過最近發(fā)布的SiFive DesignShare生態(tài)系統(tǒng)對外提供,該生態(tài)系統(tǒng)為任何公司、發(fā)明人和創(chuàng)客都提供了駕馭客制化芯片動力的能力。UltraSoC的調(diào)試與追蹤功能將支持Freedom平臺的用戶去廣泛對接其設(shè)計中所用到的各種工具與接口。
DesignShare概念支撐了一整套應用,諸如SiFive、UltraSoC這樣的公司及其他生態(tài)系統(tǒng)伙伴已經(jīng)開發(fā)了高效的、預先集成的解決方案,以降低實現(xiàn)一款基于SiFive Freedom平臺的客制化芯片的前期工程費用。SiFive是業(yè)界首個開源芯片平臺的發(fā)起人,UltraSoC是獨立于供應商的片上調(diào)試與分析工具領(lǐng)域內(nèi)的行業(yè)領(lǐng)袖,兩者之間的合作伙伴關(guān)系將強化RISC-V周邊的生態(tài)體系,而RISC-V開源處理器規(guī)范則被經(jīng)常認為是“半導體行業(yè)的Linux系統(tǒng)”。
“創(chuàng)立SiFive的使命是通過為任何希望開發(fā)定制芯片的廠商提供發(fā)展平臺,從而去顛覆半導體產(chǎn)業(yè),”SiFive首席執(zhí)行官Naveed Sherwani表示。“DesignShare生態(tài)系統(tǒng)為對此盼望已久的系統(tǒng)設(shè)計師提供了設(shè)計其SoC時所需的工具。我們倍感興奮地歡迎UltraSoC加入到DesignShare生態(tài)之中,并期待由我們之間的合作而給市場帶來的創(chuàng)新。”
UltraSoC的IP簡化了系統(tǒng)級芯片(SoC)的開發(fā),并提供了嵌入式的分析功能,從而使芯片開發(fā)商能夠大幅度減少開發(fā)成本并提升其項目的盈利能力。公司已領(lǐng)導了RISC-V處理器的追蹤功能規(guī)范的制定,UltraSoC和SiFive系統(tǒng)通過與RISC-V基金會(RISC-V Foundation)的合作,將該規(guī)范全部整合到RISC-V標準之中。追蹤是致力于任何處理器架構(gòu)的開發(fā)人員都需要面對的基本要求,它使工程師能夠從細節(jié)去觀察其程序的行為,并能夠隔離漏洞和標定需要改善的地方。UltraSoC與SiFive的IP能完全支持這項新近發(fā)布的追蹤規(guī)范。
“UltraSoC致力于提升新的芯片設(shè)計的數(shù)量,而我們與SiFive在DesignShare生態(tài)中的合作是這項工作的自然延伸。”UltraSoC首席執(zhí)行官Rupert Baines表示。“我們專注于推動半導體行業(yè)新興力量的加速形成,所采用的方法既包括在RISC-V基金會中發(fā)揮會員作用,也包括與SiFive這樣的單個合作伙伴關(guān)系。通過DesignShare模式來提供UltraSoC的IP,將使各地的芯片開發(fā)商都能夠盡享開源硬件的優(yōu)點,并為市場帶來全新的、創(chuàng)新的設(shè)計。”
RISC-V基金會執(zhí)行董事Rick O’Connor評論到:“開源動向背后的理念是大家不必去設(shè)計草圖中的每一個部分,而DesignShare背后的理念是通過降低成本、工藝和集成等壁壘來加速新芯片設(shè)計的開發(fā)過程,而這些壁壘過去一直制約了半導體行業(yè)的創(chuàng)新。SiFive、UltraSoC及其他公司正在致力于通過DesignShare來提供其IP,將從根本上支撐了這場發(fā)生在一個不變革就固化的行業(yè)中的變革。”
SiFive由Andrew Waterman、Yunsup Lee和KrsteAsanovic等RISC-V的發(fā)明人創(chuàng)立,其使命是提供通向客制化芯片的平等之道。在其產(chǎn)品上市后的六個月中,就銷售了超過1000個HiFive 1軟件開發(fā)板,購買的開發(fā)者分布于40多個國家和地區(qū)。此外,公司已經(jīng)結(jié)合其IP和SoC產(chǎn)品方面的多家客戶,于2016年11月開始付運業(yè)內(nèi)首款RISC-V SoC,并在本月早些時候宣布推出其Coreplex RISC-V based IP。SiFive的創(chuàng)新的“學習、評估、購買”授權(quán)模式極大地簡化了IP授權(quán)流程,并消除了通往客制化、領(lǐng)先芯片道路上的傳統(tǒng)障礙。
UltraSoC支持設(shè)計人員去創(chuàng)建可非侵入式地監(jiān)測芯片硬件與軟件行為的片上架構(gòu)。在開發(fā)過程中,工程師可以利用此IP去清晰地了解芯片上處理器單元、客制化邏輯和系統(tǒng)軟件之間的互動情況。公司于2016年加入了RISC-V基金會,其目標是為RISC-V社群提供安全的、獨立的片上開發(fā)與調(diào)試功能。在2017年初,UltraSoC向RISC-V基金會提供了其RISC-V處理器追蹤規(guī)范,由該組織采納成為開源規(guī)范的一部分。
UltraSoC公司的Peter Claydon先生將出席于本周四(9月14日)在上海長榮桂冠酒店舉辦的D&R IP-SOC2017大會,并將發(fā)表主題為“嵌入式分析功能可為調(diào)試、安全、保安及其它需求提供系統(tǒng)級的可見性”的演講,歡迎大家關(guān)注并加入交流。