ArterisIP推出Ncore 2.0 緩存一致性互連和Resilience套件 助力機(jī)器學(xué)習(xí) SoC 設(shè)計(jì)
掃描二維碼
隨時(shí)隨地手機(jī)看文章
SoC 互聯(lián) IP 使高度可擴(kuò)展的神經(jīng)網(wǎng)絡(luò)系統(tǒng)具有集成的硬件功能安全特性,符合ISO 26262 ASIL D 的規(guī)范
在剛剛過(guò)去的Linley Autonomous Hardware Conference 2017大會(huì)上,硅驗(yàn)證商用系統(tǒng)級(jí)芯片互聯(lián) IP 的創(chuàng)新供應(yīng)商ArterisIP 宣布推出 Ncore 2.0 緩存一致性 (Cache Coherent) 互連 IP 及可選配的Ncore Resilience 套件,用于加速和完善下一代自動(dòng)駕駛系統(tǒng)和高級(jí)駕駛輔助系統(tǒng) (ADAS) 的設(shè)計(jì)開(kāi)發(fā)。
Ncore 是一款分布式異構(gòu)緩存一致性互連IP(distributed heterogeneous cache coherent interconnect IP),能助力 SoC 設(shè)計(jì)團(tuán)隊(duì)透過(guò)嵌入式低延遲Proxy Caches(也稱(chēng)作“I/O 高速緩存”)輕松集成自定義處理單元。在神經(jīng)網(wǎng)絡(luò)機(jī)器學(xué)習(xí) SoC 中,工作負(fù)載通常被劃分到不同的處理單元上,低延遲Proxy Caches提供更高效的利用軟硬件方式在所有不同的單元間通信,性能明顯優(yōu)于固定式內(nèi)部 SRAM 或暫存器內(nèi)存。這些類(lèi)型的架構(gòu)是自動(dòng)駕駛系統(tǒng)的核心。
Ncore 2.0 提供以下新功能:
·Ncore Resilience 套件(選配)–增加了硬件數(shù)據(jù)保護(hù)和智能單元重復(fù)(Unit Duplication),以檢測(cè)和糾正系統(tǒng)故障,符合汽車(chē)行業(yè) ISO 26262 ASIL D規(guī)范
o包括一個(gè)采用高級(jí)內(nèi)建自測(cè)試 (Built-In Self-Test, BIST) 的功能性安全控制器(Functional Safety Controller)以及故障模式、影響和診斷分析(FMEDA) 和說(shuō)明文檔。
·一致性?xún)?nèi)存緩存(Coherent Memory Cache) – 可配置的一致性?xún)?nèi)存緩存具備傳統(tǒng)Last Level Cache (LLC) 的優(yōu)勢(shì),但是占用的芯片面積小,并能實(shí)現(xiàn)更高的靈活性。它與其他系統(tǒng)緩存集成,與這些緩存相比,它以?xún)?nèi)存層級(jí)結(jié)構(gòu)中較低層次的內(nèi)存的形式運(yùn)行。
·可擴(kuò)展性,最多可擴(kuò)展至16 個(gè)一致性接口– Ncore 2.0 IP支持配置更大型的系統(tǒng),最高可達(dá) 16 個(gè)一致性群集。
“我們根據(jù)客戶(hù)的反饋設(shè)計(jì)了 Ncore 2.0 緩存一致性互連和配套的 Ncore Resilience 套件,這些客戶(hù)正在開(kāi)發(fā)全球最高效的機(jī)器學(xué)習(xí)系統(tǒng),為未來(lái)的自動(dòng)駕駛提供技術(shù)支持,” ArterisIP的總裁兼 CEO K. Charles Janac 說(shuō),“我們的 IP 是專(zhuān)門(mén)為自主硬件 SoC 設(shè)計(jì)師開(kāi)發(fā)的,可幫助他們同時(shí)滿(mǎn)足設(shè)計(jì)復(fù)雜性和功能性安全的嚴(yán)苛需求。”
客戶(hù)評(píng)論節(jié)錄
中興微電子(中興通訊的子公司):
“我們對(duì)全新的ArterisIP Ncore 互聯(lián) IP 技術(shù)印象深刻,” 中興微電子副總裁Yu Li 先生說(shuō), “ArterisIP Ncore 2.0 互聯(lián) IP 提供更高的可擴(kuò)展性以及一致性?xún)?nèi)存緩存,這在顧及芯片面積利用效率的同時(shí)能減少了DRAM 訪(fǎng)問(wèn)。”
Linley Group 公司:
“機(jī)器學(xué)習(xí) SoC 的設(shè)計(jì)師必須將各種異構(gòu)處理器內(nèi)核和加速器集成到一個(gè)復(fù)雜的系統(tǒng)中,來(lái)應(yīng)對(duì)這類(lèi)應(yīng)用所需的高數(shù)據(jù)帶寬和低延遲,”Linley Group 的高級(jí)分析師 Mike Demler說(shuō),“ArterisIP全新的 Ncore 2.0 互聯(lián) IP除了能支持Resilience特征,能很好地解決了上述這些問(wèn)題,使設(shè)計(jì)師們能夠針對(duì)快速發(fā)展的自動(dòng)駕駛車(chē)輛市場(chǎng)等應(yīng)用領(lǐng)域開(kāi)發(fā)設(shè)計(jì)異構(gòu)緩存一致性機(jī)器學(xué)習(xí)體系結(jié)構(gòu)。”
Resiltech 公司:
佛羅倫薩大學(xué)的計(jì)算機(jī)科學(xué)教授、彈性計(jì)算實(shí)驗(yàn)室主任和Resiltech咨詢(xún)機(jī)構(gòu)科學(xué)顧問(wèn)Andrea Bondavalli表示:“在 SoC 互聯(lián)硬件中實(shí)施功能安全機(jī)制,對(duì)于高度復(fù)雜的機(jī)器學(xué)習(xí)至關(guān)重要。這樣做可以簡(jiǎn)化軟件開(kāi)發(fā)和維護(hù)工作,同時(shí)解放出稀缺的處理資源來(lái)執(zhí)行功能性工作,而非進(jìn)行安全檢查。”